文档详情

基于D触发器的异步8进制计数器设计.doc

发布:2017-04-20约8.93千字共17页下载文档
文本预览下载声明
深圳职业技术学院 Shenzhen Polytechnic 集成电路设计技术 课程设计报告 课题名称:基于D触发器的异步八进制计数器设计 学 院: 电子与通信工程学院 班 级: 11微电子1班 组 员: 学 号: 指导老师: 2013年6月21日 摘要 计数器是数字系统中应用最广泛的时序逻辑部件之一,所谓计数器就是计算输入脉冲的个数。Tanner Research 公司开发的基于Windows平台的用于集成电路设计的工具软件Tanner EDA 7.X,对异步复位八进制计数器进行芯片原理图设计、输入、仿真以及版图设计、DRC验证和LVS验证。 【关键词】 计数器 版图设计 DRC LVS Abstract The counter is a digital system the timing of the most widely used one of logic components, the so-called counter is to calculate the number of input pulses. Tanner Research has developed a Windows-based platform for integrated circuit design tools Tanner EDA 7.X, for asynchronous reset chip octal counter schematic design entry, simulation and layout, DRC and LVS verification verification 【Keyword】 counter layout DRC LVS 课程设计报告 卢宣 异步八进制计数器 目录  TOC \o 1-3 \h \z \u  HYPERLINK \l _Toc360144192 绪论  PAGEREF _Toc360144192 \h 1  HYPERLINK \l _Toc360144193 一、 Tanner EDA软件介绍  PAGEREF _Toc360144193 \h 2  HYPERLINK \l _Toc360144194 二、 异步八进制计数器设计  PAGEREF _Toc360144194 \h 3  HYPERLINK \l _Toc360144195 2.1 异步八进制计数器逻辑图设计  PAGEREF _Toc360144195 \h 3  HYPERLINK \l _Toc360144196 2.1.1 状态图以及激励表  PAGEREF _Toc360144196 \h 3  HYPERLINK \l _Toc360144197 2.1.2 异步清零D触发器原理图  PAGEREF _Toc360144197 \h 4  HYPERLINK \l _Toc360144198 2.1.3 八进制计数器逻辑图  PAGEREF _Toc360144198 \h 5  HYPERLINK \l _Toc360144199 2.2 原理图仿真  PAGEREF _Toc360144199 \h 5  HYPERLINK \l _Toc360144200 2.2.1 异步清零D???发器原理图仿真  PAGEREF _Toc360144200 \h 5  HYPERLINK \l _Toc360144201 2.2.2 八进制计数器原理图仿真  PAGEREF _Toc360144201 \h 6  HYPERLINK \l _Toc360144202 三、 异步八进制计数器版图设计  PAGEREF _Toc360144202 \h 7  HYPERLINK \l _Toc360144203 3.1 集成电路版图设计规则  PAGEREF _Toc360144203 \h 7  HYPERLINK \l _Toc360144204 3.2 异步清零D触发器版图设计  PAGEREF _Toc360144204 \h 7  HYPERLINK \l _Toc360144205 3.3 异步八进制计数器版图设计  PAGEREF _Toc360144205 \h 8  HYPERLINK \l _Toc360144206 四、 DRC验证和LVS验证  PAGEREF _Toc360144206
显示全部
相似文档