32位嵌入式CPU内核MCORE.pdf
文本预览下载声明
32位嵌入式微处理器核
1
主要内容
MCORE/CCORE概述
寄存器及编程模型
MCORE/CCORE指令集
中断与异常处理
2
C*CORE/MCORE 简介
RISC (Reduced Instruction Set Computer)型处理器已普遍被
嵌入式系统所采用
MCORE/CCORE是目前常用的一种RISC型处理器,主要特点
:高性能、低价格、低功耗
C*Core是苏州国芯科技有限公司在摩托罗拉技术的高起点平台上
,建立和发展的具有自主产权的高性能32位嵌入式RISC微处理
器
C*Core是面向高性能、低成本的嵌入式控制领域设计的,具有极
低的系统功耗。适用于电池供电的便携式产品以及为适合高温环
境而设计的高集成度部件
3
C*CORE/MCORE 简介
完全可综合的32位嵌入式RISC CPU
低功耗,高性能,高代码密度
特别适用于手提设备(PDA、移动电话)、通讯设备(无线局
域网、路由器)、汽车工业(ABS 、安全气囊、电喷控制、刹
车控制)、家用电器以及众多的工业过程控制。
C*Core嵌入式CPU的主要类型:
C210
C310
CS320
本课程主要以C210为重点。
4
CCORE (C210)结构框架
5
C210的主要特征
32位RISC处理器架构
固定16位指令长度
16个32位的通用寄存器
高效的4级执行流水线
多数指令为单周期指令
分支指令以及存储器访问仅需两个时钟周期
支持字节、半字和字三种类型的存储器访问
16个专用的交替寄存器支持快速中断
支持矢量和自动矢量的中断
具有两套处理器状态PSR和程序指针PC影子寄存器
硬件整数乘法器阵列(C310 )
16-bit x 16-bit in 1 clock
32-bit x 32-bit in 2 clocks
6
CCORE (C210)微架构
C210的指令执行流水线包括下列四级:
取指
指令译码/读寄存器文件
执行
寄存器回写
16个通用寄存器用于存放操作数和指令结果。
寄存器R15被用作联接寄存器,存放子程序的返回地址。
寄存器R0存放当前的堆栈指针
7
CCORE微结构(续)
执行单元包括:
一个32位的算术/逻辑单元(ALU )
一个32位的桶型移位器
显示全部