文档详情

VHDL彩灯控制课程设计(最终版)对外.doc

发布:2017-04-21约7.43千字共17页下载文档
文本预览下载声明
课程设计 EDA与VHDL语言 课程设计报告 班 级: 电信XX-1 姓 名: XXX 学 号: XXXXXXXX 指导教师: XX 成 绩:  电子与信息工程学院 信息与通信工程系  PAGE \* MERGEFORMAT 13 摘 要 此设计是以现场可编程逻辑器件(FPGA)为设计载体,以硬件描述语言(VHDL)为主,以原理图输入设计为辅的表达方式,以Quartus II开发软件和EDA实验箱为设计工具,阐述了九路彩灯控制器的工作原理和软硬件的实现方法。它以按键控制彩灯工作模式,并对所设计的控制器进行了功能仿真和编程下载进行硬件验证,而且顺利实现设计目标。 关键词:VHDL;FPGA;彩灯 ;仿真;编程 目 录  TOC \o 1-3 \h \z \u  HYPERLINK \l _Toc390412020 摘 要  PAGEREF _Toc390412020 \h II  HYPERLINK \l _Toc390412021 引 言  PAGEREF _Toc390412021 \h 1  HYPERLINK \l _Toc390412022 1 设计任务及要求  PAGEREF _Toc390412022 \h 2  HYPERLINK \l _Toc390412023 1.1 课程设计的目的  PAGEREF _Toc390412023 \h 2  HYPERLINK \l _Toc390412024 1.2 设计任务及要求  PAGEREF _Toc390412024 \h 2  HYPERLINK \l _Toc390412025 2. 系统设计方案  PAGEREF _Toc390412025 \h 3  HYPERLINK \l _Toc390412026 2.1 系统整体设计  PAGEREF _Toc390412026 \h 3  HYPERLINK \l _Toc390412027 3 各个分模块设计与控制  PAGEREF _Toc390412027 \h 4  HYPERLINK \l _Toc390412028 3.1时序模块  PAGEREF _Toc390412028 \h 4  HYPERLINK \l _Toc390412029 3.1.1时序模块功能  PAGEREF _Toc390412029 \h 4  HYPERLINK \l _Toc390412030 3.1.2 时序模块程序  PAGEREF _Toc390412030 \h 4  HYPERLINK \l _Toc390412031 3.1.3 时序模块波形仿真  PAGEREF _Toc390412031 \h 5  HYPERLINK \l _Toc390412032 3.2 显示模块  PAGEREF _Toc390412032 \h 5  HYPERLINK \l _Toc390412033 3.2.1 显示模块功能  PAGEREF _Toc390412033 \h 5  HYPERLINK \l _Toc390412034 3.2.2显示模块程序  PAGEREF _Toc390412034 \h 6  HYPERLINK \l _Toc390412035 3.2.3 显示模块仿真图  PAGEREF _Toc390412035 \h 6  HYPERLINK \l _Toc390412036 3.3系统顶层设计  PAGEREF _Toc390412036 \h 7  HYPERLINK \l _Toc390412037 3.3.1顶层程序设计  PAGEREF _Toc390412037 \h 7  HYPERLINK \l _Toc390412038 3.3.2 系统顶层波形仿真  PAGEREF _Toc390412038 \h 7  HYPERLINK \l _Toc390412039 4.总结与心得  PAGEREF _Toc390412039 \h 8  HYPERLINK \l _Toc390412040 参 考 文 献  PAGEREF _Toc390412040 \h 9  HYPERLINK
显示全部
相似文档