【2017年整理】数字电路锁存器详解.ppt
文本预览下载声明
§5.2基本RS锁存器;相关知识回顾:;2、特点:;5.2 基本RS锁存器;1;≥1;1;S;4、波形图;5、与非门组成的基本RS锁存器; 这种触发器的触发信号是低电平有效,因此在逻辑符号的输入端处有小圆圈。;基本锁存器的特点总结;5.3 门控锁存器; ?(不定);不变;2、门控D锁存器;D触发器状态表;3、门控锁存器存在的问题——空翻;5.4 主从触发器;主从触发器的逻辑结构为主从结构,分别由两个互补的时钟控制。;①CP=1时,主锁存器工作,S、R影响主锁存器的输出Q’(信息写入主锁存器),但从锁存器禁止,状态不变;;③ CP=0时,主锁存器禁止,S、R不影响Q’,从锁存器输入信号不变,其输出稳定后不再变化。 ; ?(不定);.;主锁存器;.;;;.;.;.;.;.;真值表;例:已知主从JK触发器J、K 的波形如图所示,画出输出Q的波形图(设初始状态为0); 在画主从触发器的波形图时,应注意以下两点:
(1)触发器的触发翻转发生在时钟脉冲的触发沿(这里是下降沿)
(2)判断触发器次态的依据是时钟脉冲下降沿前一瞬间输入端的状态;主从触发器的一次翻转现象;5.5 边沿触发器;由与非门构成的基本RS锁存器(低有效);;例:D 触发器工作波形图;2、利用传输延迟的触发器; 按照逻辑功能的不同特点,通常将时钟控制的触发器分为RS触发器、D触发器、JK触发器、T触发器等几种类型。; 2、特征方程 Q n+1=D
3、状态转换图
; 二、 JK触发器
1. JK触发器真值表
;2.特征方程
JK触发器的特征方程为;三、T 触发器
如果把JK触发器的两个输入端J和K连在一起,并把这个连在一起的输入端用T表示,这样就构成了T触发器。
1. 真值表 ;2.特征方程
T触发器的特征方程为
3、状态转换图;四、 RS触发器;RS 触发器功能表 ;2.特征方程
RS触发器的特征方程为;触发器功能的转换;(2)JK→T(T’);2.用D触发器转换成其他功能的触发器;
(2)D→T 图(b)
(3)D→T’图(c)
;典型集成电路介绍; 双下降沿J-K触发器 ;例1:时钟CP及输入信号D 的波形如图所示,试画
出各触发器输出端Q的波形,设各输出端Q的
初始状态=0。;Q1;例2:时钟CP波形如图所示,试画出各触发器输出端Q的波形,设Q的初始状态=0.; CP;例3:时钟CP波形如图所示,试画出各触发器Q端的波形,设各输出端Q的初始状态Qn=0 。; CP;总结;小 结;2、根据逻辑功能 RS触发器
JK触发器
D触发器
T触发器
;触发器的触发方式
电平触发方式(锁存器):高、低电平触发;触发器的逻辑功能与描述方法总结;重点:触发器的功能、触发器的应用
要求:
显示全部