文档详情

EDA技术课程设计数码管显示数字钟设计.doc

发布:2018-10-08约1.54万字共23页下载文档
文本预览下载声明
EDA技术课程设计报告 课程设计任务书 设计题目1:数码管显示数字钟设计 学生姓名 课程名称 EDA技术课程设计 专业班级 地 点 起止时间 2017年6月19日— 6月23日 设计内容 硬件设计及样品制作 设计参数 1、具有时、分、秒,计数显示功能,以24小时循环计时; 2、具有清零,调节小时、分钟功能; 3、具有整点报时功能,整点报时的同时LED花样显示。 设计进度 2017年6月19日—20日 查阅资料,确定设计方案 2017年6月21日—22日 程序设计和硬件调试 2017年6月23日 撰写课程设计报告,答辩 设计成果 设计说明书一份(不少于2000字); 样品一套。 参考资料 周润景等,基于Quartus II的FPGA/CPLD数字系统设计实例,电子工业出版社,2010 夏宇闻,Verilog数字系统设计教程(第二版),北京航空航天大学出版社,2014 说明 1.本表应在每次实施前由指导教师填写一式2份,审批后所在系(部)和指导教师各留1份。2.多名学生共用一题的,在设计内容、参数、要求等方面应有所区别。3.若填写内容较多可另纸附后。 院(系)分管领导:     教研室主任:     指导教师: 2017年 6月 23日 目 录 TOC \o 1-3 \h \u HYPERLINK \l _Toc11300 第1章 引言 PAGEREF _Toc11300 1 HYPERLINK \l _Toc30244 第2章 电路原理 PAGEREF _Toc30244 2 HYPERLINK \l _Toc27289 第3章 程序设计 PAGEREF _Toc27289 3 HYPERLINK \l _Toc18761 3.1 顶层模块设计 PAGEREF _Toc18761 3 HYPERLINK \l _Toc7871 3.2 时钟分频模块设计 PAGEREF _Toc7871 3 HYPERLINK \l _Toc6329 3.3 按键驱动模块设计 PAGEREF _Toc6329 4 HYPERLINK \l _Toc3819 3.4 时钟计数模块设计 PAGEREF _Toc3819 4 HYPERLINK \l _Toc18023 3.5 整点报时模块 PAGEREF _Toc18023 5 HYPERLINK \l _Toc15978 3.6 LED灯花样显示模块 PAGEREF _Toc15978 7 HYPERLINK \l _Toc29934 3.7 数码管显示模块设计 PAGEREF _Toc29934 7 HYPERLINK \l _Toc18408 第4章 调试、测试分析及结果 PAGEREF _Toc18408 10 HYPERLINK \l _Toc13535 4.1 调试 PAGEREF _Toc13535 10 HYPERLINK \l _Toc8186 4.2 测试分析 PAGEREF _Toc8186 10 HYPERLINK \l _Toc23959 4.3 结果 PAGEREF _Toc23959 12 HYPERLINK \l _Toc10531 第5章 小结 PAGEREF _Toc10531 13 HYPERLINK \l _Toc30148 参考文献 PAGEREF _Toc30148 14 HYPERLINK \l _Toc3271 附录 电路图及程序 PAGEREF _Toc3271 15 PAGE \* MERGEFORMAT 1 引言 EDA是电子设计自动化(Electronic Design Automation)的缩写,在20世纪60年代中期从计算机辅助设计(CAD)、计算机辅助制造(CAM)、计算机辅助测试(CAT)和计算机辅助工程(CAE)的概念发展而来的。 EDA技术就是以计算机为工具,设计者在EDA软件平台上,用硬件描述语言VHDL或者Verilog HDL完成设计文件,然后由计算机自动地完成逻辑编译、化简、分割、综合、优化、布局、布线和仿真,直至对于特定目标芯片的适配编译、逻辑映射和编程下载等工作。EDA技术的出现,极大地提高了电路设计的效率和可操作性,减轻了设计者的劳动强度。 Verilog HDL是一种 HYPERLINK /doc/7109746-7332794.html \t /doc/_blank 硬件描述语言,以 HYPERLINK /doc/6923878-7145988.html \t /doc/_blank 文本形式来描述 HYPERLINK /doc/5332000-5567302.html \t /doc/_blank 数字
显示全部
相似文档