毕业论文_基于verilog hdl的万年历说明书.doc
文本预览下载声明
PAGE
基于Verilog HDL的万年历
设计与总结报告
题目名称: 基于Verilog HDL的万年历研究设计
报告人:_________ __ __________ __
院系/年级/专业:_______ ______
指导教师:_ _ _______ ____
制作日期:_ __ _
基于Verilog HDL的万年历
摘要
基于Verilog HDL的万年历设计,主要完成的任务是使用Verilog语言,在Quartus2上完成电路设计,程序开发模拟,基于功能是能够显示/修改年月日时分秒。电路设计模块:分频、控制、时间显示调整、时分秒、年月日、显示控制、译码器。各个模块完成不同的任务,合在一起就构成了万年历电路设计。软件模拟直接在Quartus2上进行。
随着科学技术的发展,时间观念越来越重,但是老式的钟表以及日历等时间显示工具已不合时宜。对此,数字钟表的设计有了用武之地。基于Verilog的万年历设计,采用软件开发模拟,开发成本低,而且在功能设计上有了很大的灵活度。同时,该设计的精度远远超过钟表,并且不需要维修。综上所述,本设计具有设计方便、功能多样、电路简洁、成本低廉等优点。符合社会发展趋势,前景广阔。
关键词:万年历,Verilog HDL,Quartus2
Based on the design of the calendar Verilog HDL circuit
Abstract
The calendar based on FPGA design, the main task is to use Verilog language, in the Quartus2 complete circuit design module is divided into several modules: point frequency, control and time display adjustment, arc, date, display, when control, decoder. Each module complete different tasks, together they form a calendar system circuit design. Software simulation on directly in Quartus2.
With the development of technology and science, the concept of time is more and more heavey, but old-fashioned clock and calendar etc time display tools are not very good.
Key words: Calendar, Verilog HDL,Quartus2
目录
摘要……………………………………………………………………..1
Abstract………………………………………………………………….2
第一章 万年历发展介绍及Verilog HDL简介3
1.1万年历的发展………………………………………………………………..3
1.2Verilog HDL简介……………………………………………………4
第二章 设计原理……………………………………………………..5
2.1组成模块…………………………………………………………..6
2.2系统设计图………………………………………………………..7
第三章 各功能模块介绍……………………………………………8
第四章 模拟仿真……………………………………………………11
4.1年月日仿真………………………………………………………12
4.2时分秒仿真………………………………………………………13
总结结论………………………………………………………………14
参考文献………………………………………………………………15
万年历的发展介绍及Verilog HDL简介
1.1万年历的发展
钟表、日历等的数字化大大方便了我们的日常生活,同时大大扩展了其功能,而这些功能的实现,均以钟表的数字化为基础的。因此,研究数字化钟表以及扩大其应用,有现实意义。
此次设计与制作数字万年历就是为了了解数字钟的原理,从而学会制作。通过它也可以进一步学习掌握各种逻辑电路与时序电路的原理与使用方法。
1.2 Verilog HDL简介
Verilog HDL是一种硬件描述语言(HDL:Hardware Discription Language),是一种以文本形式来描
显示全部