文档详情

TMS320C67系列EMIF与异步FIFO存储器的接口设计.pdf

发布:2017-05-30约9.43千字共4页下载文档
文本预览下载声明
第3l卷第5期 电子工墨师 V01.31No.5 2005 2005年5月 EI正CTRONICENGINEER Mav 顾 菘 (电子科技大学电子工程学院,四川省成都市610054) 【摘 要】 数据的软件设计流程,最后说明了在选择FIFO存储器时应注意的问题。由于EMIF的强大功能,不仅 具有很高的数据吞吐率,而且可以与不同类型的同步、异步器件进行无缝连接,使硬件接口电路简单, 可以最大限度地节省CPU的资源,提高整个系统的运算速度。 关键词:外部存储器接口(EMIF),扩展的直接存储器访问,TMS320C67,FIFO存储器 中图分类号:哪34.7 写周期,实现与不同速度、不同类型的异步器件的直接 O 引言 DSP芯片随着速度不断提高、功能不断强大和开 ARDY等4个控制信号,可以通过不同的组合实现与 发工具不断完善,已被广泛应用在测控、图像处理、信 号处理等领域中。在这些领域中,都会遇到如何把所 存器负责设置异步读写操作的接口时序,可以满足对 采集到的数据读取到处理器中的类似问题。本文所设 不同速度异步器件的存取。 计的是一个指纹识别系统,采集头所采集到的数据通 1.2 EDⅣ【A 过异步FIFO(先进先出)存储器由EMIF(外部存储器 接口)读取到中央处理器中。 控制器负责片内L2存储器与其他外设之间的数据传 l芯片功能介绍 上有很大不同,它提供了优先级可设置的16个通道, 支持不同结构数据传输的链接。EDMA控制器由事件 该系统的核心处理器是TI公司的TMS320C67系 与中断处理寄存器、事件编码器、参数RAM和硬件地 列(简称C67系列)浮点运算DSP,用于对采集数据的 计算和分析。它支持32位浮点运算;有8个独立的功 址产生4部分组成。其中:事件寄存器控制对EDMA 能单元;采用流水线工作方式,可使多个指令包(每包 事件进行捕获,触发一个EDMA通道开始数据传输; 最多可达8条指令)交叠地在不同部件内处理,大大 参数RAM中存放了有关传输参数,这些参数会被送 入地址发生器硬件,进而产生读写操作所需要的地址。 提高了DSP的吞吐量;支持IEEE标准单精度和双精 度浮点运算;每个周期执行8条32位指令;2级高速 EDMA进行传输时有2种启动方式: 缓存;32位高性能EMIF提供了与sDRAM(同步动态 RAM)、SBSRAM(同步突发静态RAM)和SRAM(静态 RAM)等同/异步存储器的直接接口,完全可以满足图 的传输参数被送人地址发生器,完成对EMIF、也存储 像处理实时性、高精度的要求。 器或外设的存取访问。 1.1 EM职 b)由事件触发。一旦事件编码器捕获到一个触 DSP在访问外部存储器时必须通过EMIF。C67 系列DSP的EMIF具有很强的接口能力,可以访问参数被送人地址发生器中,进而执行有关的传输操作。 32 bit、16bit、8 EDMA有2种同步传输方式: bit宽度的存储器,支持little—endian和 a)读/写同步。在1一D传输中,每个通道接收到 big
显示全部
相似文档