唐山学院EDA数字电子时钟课程设计.doc
文本预览下载声明
唐 山 学 院
EDA课 程 设 计
题 目 数字电子钟
系 (部) 智能与信息工程学院
班 级 14自动化本1
姓 名 胡冬
学 号 4140219115
指导教师 郭耀华
2016 年 12 月 12 日至 12 月 16 日 共 1 周
2016年 12 月 15 日
目录
引言..............................................................1
实验..............................................................2
2.1实验所用的仪器及软件介绍......................................2
2.1.1 QuartusⅡ软件介绍.........................................2
2.1.2 EDA试验箱介绍............................................3
2.2实验设计要求..................................................4
2.3实验原理分析..................................................5
2.3.1外部封装接线图.............................................5
2.3.2底层文件分析...............................................5
2.3.3顶层文件分析...............................................6
2.4数字电子钟程序..................................................7
2.5仿真波形分析.................................................12
2.6实验箱下载验证...............................................14
设计总结.........................................................15
参考文献.........................................................16
引言
数字电子钟是一种常用的数字电路技术实现时、分、秒的计时装置,与机械式的时钟相比具有更高的准确性、直观性,且无机械装置具有更长的使用寿命,因此得到了广泛的使用。
数字电子钟从原理上讲是一种典型的电子电路,其中包括了组合逻辑电路和时序电路。因此我们用EDA 编程语言设计与制作数字电子钟就是为了了解数字电子钟的原理,从而进一步了解VHDL汇编语言。由于数字电子钟包括组合逻辑电路和时序单路,通过它可以进一步学习与掌握各种组合逻辑电路和时序逻辑电路的原理、方法和应用。
实验目的是掌握组合逻辑电路、时序逻辑电路及数字逻辑电路的设计、安装、测试方法;进一步巩固所学的理论知识,提高运用所学知识分析和解决实际问题的能力;提高电路布局、布线及检查和排除故障的能力;培养书写综合实验报告的能力。
2.实验
2.1实验所用的仪器及软件介绍
2.1.1 QuartusⅡ软件介绍:
Quartus II 是 HYPERLINK /view/3317625.htm \t _blank Altera公司的综合性PLD/FPGA开发软件,原理图、VHDL、VerilogHDL以及AHDL(Altera Hardware 支持Description Language)等多种设计输入形式,内嵌自有的综合器以及 HYPERLINK /view/557623.htm \t _blank 仿真器,可以完成从设计输入到硬件配置的完整PLD设计流程。Quartus II可以在Windows、Linux以及Unix上使用,除了可以使用Tcl脚本完成设计流程外,提供了完善的用户图形界面设计方式。具有运行速度快,界面统一,功能集中,易学易用等特点。
Quartus II支持Altera的IP核,包含了LPM/MegaFunction宏功能模块库,使用户可以充分利用成熟的模块,简化
显示全部