2022年兰州理工大学计算机科学与技术专业《计算机组成原理》科目期末试卷B(有答案)10138.pdf
2022年兰州理工大学计算机科学与技术专业《计算机组成原理》科目
期末试卷B(有答案)
一、选择题
1、一个存储器的容量假定为M×N,若要使用I×k的芯片(IM,kN),需要在字和
位方向上同时扩展,此时共需要()个存储芯片。
A.M×NB.(M/I)×(N/k)C.
M/I
×
M/I
D.
M/I
×
N/k
2、Cache用组相联映射,一块大小为128B,Cache共64块,4块分一组,主存有
4096块,主存地址共需()位。
A.19B.18C.17D.16
3、某机字长8位,含一位数符,采用原码表示,则定点小数所能表示的非零最小正数为
()
A.2-9B.2-8C.2-7D.2-6
4、计算机中表示地址时,采用()。
A.原码B.补码C.移码D.无符号数
5、关于浮点数在IEEE754标准中的规定,下列说法中错误的是()。
I.浮点数可以表示正无穷大和负无穷大两个值
Ⅱ.如果需要,也允许使用非格式化的浮点数
Ⅲ.对任何形式的浮点数都要求使用隐藏位技术
IⅣ.对32位浮点数的阶码采用了偏移值为l27的移码表示,尾数用原码表示
6、总线按连接部件不同可分为()。
A.片内总线、系统总线、通信总线
B.数据总线、地址总线、控制总线
C.主存总线I/O总线、DMA总线
D.ISA总线、VESA总线、PCI总线
7、下列关于总线说法中,正确的是()
I.使用总线结构减少了信息传输量
II.使用总线的优点是数据信息和地址信息可以同时传送
III.使用总结结构可以提高信息的传输速度
IV.使用总线结构可以减少信息传输线的条数
A.I,II,IIIB.II,III,IVC.III,IVD.只有I
8、假定机器M的时钟频率为200MHz,程序P在机器M上的执行时间为12s。对P优
化时,将其所有乘4指令都换成了一条左移两位的指令,得到优化后的程序P。若在M
上乘法指令的CPl为102,左移指令的CPl为z,P的执行时间是P”执行时间的1.2倍,
则P中的乘法指令条数为()。
A.200万B.400万C.800万D.1600万
9、假定编译器对高级语言的某条语句可以编译生成两种不同的指令序列,A、B和C三类指令的CPl和执
行两种不同序列所含的三类指令条数见下表。则以下结论错误的是()。
I.序列一比序列二少l条指令
Ⅱ.序列一比序列二的执行速度快
Ⅲ.序列一的总时钟周期数比序列二多1个
Ⅳ.序列一的CPI比序列二的CPI大
A.I、llB.1、ⅢC.ll、1VD.Ⅱ
10、在中断周期,CPU主要完成以下工作()。
A.关中断,保护断点,发中断响应信号并形成中断服务程序入口地址
B.开中断,保护断点,发中断响应信号并形成中断服务程序入口地址
C.关中断,执行中断服务程序
D.开中断,执行中断服务程序
11、下列有关I/O接口的叙述中,错误的是()。
A.状态端口和控制端口可以合用同一个寄存器
B.I/O接口中CPU可访问的寄存器称为I/O端口
C.采用独立编址方式时,I/O端口地址和主存地址可能相同
D.采用统一编址方式时,CPU不能用访存指令访问I/O端口
12、下列关于指令流水线数据通路的叙述中,正确的是()。
A.包含生成控制信号的控制部件
B.包含算术逻辑运算部件ALU
C.包含通用寄存器组和取指部件
D.由组合逻辑电路和时序逻辑电路组合而成
13、下列关于主存储器(MM)和控制存储器(CS)的叙述中,错误的是()。
A.MM在CPU外,CS在CPU内
B.MM按地址访问.CS按内容访问
C.MM存储指令和数据,CS存储位置
D.MM用RAM和ROM