文档详情

使用外部存储器接口,实现高效的高速存储器解决方案WP.PDF

发布:2018-11-24约2.2万字共9页下载文档
文本预览下载声明
使用外部存储器接口,实现高效的高速 存储器解决方案 WP-01169-1.0 白皮书 本白皮书介绍了与外部存储器接口相关的一些因素。Altera开发的 28-nm FPGA系列提 供高达921 Gbps 的最大总带宽,以及非常高效的解决方案,支持设计人员获得最高效 的带宽。 引言 很多基于FPGA 的系统需要外部存储器接口。这种存储器接口一般用作外部存储器数据 通路和内部FPGA 处理器模块之间的缓冲,通常它的速度要高于内部FPGA 架构。随着 基于收发器的FPGA 的出现,存储器接口的作用越来越重要。为保证峰值系统性能,存 储器必须能够存储数百吉比特的数据,其速度应与收发器为FPGA 提供数据的速度一样 快。对此,这些数据流需要宽带高速存储器接口。 I/O性能虽然很重要,但并不是带宽的全部。在确定能够实际获得的系统带宽时,存储 器控制器的效率非常重要。这种“高效”的带宽是确定系统实际性能时的关键因素。 存储器接口 如图1 所示,Altera外部存储器接口控制器含有三个模块。多端口前端支持 FPGA中的 多个处理器共享公共存储器块,存储器控制器实现了所有的DDR3 命令和地址,物理层 接口(PHY) 处理数据通路本身的时序。所有三个模块是设计以及使用存储器接口模块 的关键。 图 1. 存储器接口的组成 DDIO DDIO Address/Command I X A r o n M t DDIO M p 7 o / a d 6 5 4 l T d d d d a S- A m m m m v n t c c c c u o p A l n a v I A
显示全部
相似文档