文档详情

电子科技大学计组期末总复习.ppt

发布:2017-06-29约1.14千字共61页下载文档
文本预览下载声明
计算机组成原理总复习;3、CPU;4、常用运算方法规则;7、接口;(3)磁盘:信息分布与寻址信息、调用过程(DMA方式)、速度指标和容量指标;(2) CPU时钟频率(MHz、GHz) 即CPU主频,等于每秒时钟周期数。 (3)CPI 每条指令时钟周期数。 CPI=程序所需时钟周期数÷程序所含指令数 (4) CPU执行时间 执行一段程序所用CPU时间。 =CPU时钟周期×CPU时钟周期数 (5)每秒平均执行的指令条数(MIPS每秒百万条指令) ;MIPS=程序所含指令数÷程序执行时间 =主频÷CPI (6)每秒执行的浮点指令数(MFLOPS) MFLOPS=程序所含浮点操作次数÷程序执行时间 ; 总线位数×总线时钟频率 8×总线周期时钟数;1.2 数据信息的表示;1、 定点表示法;E;(2) 浮点表示范围;例、十进制数5的短实数IEEE754代码为( )。 01000000101000000000000000000000;1.3 CPU逻辑组成(模型机);(2)ALU部件;1.4 CPU工作机制;2、思路;指令流程在微操作级的具体实现。;1.4.3 微命令的产生方式;2、微程序控制方式;微程序:;1.4.4 时序控制方式;2、异步控制方式 ;3、同步方式在实际应用中的变化 ;2、补码一位乘法 ;6、浮点运算 ;1.5 其他基本概念; 采用重叠处理的思想。; 1、流水线的应用; 2、流水线的重叠程度;;第二部分 存储子系统; 芯片 芯片地址 片选逻辑; 芯片 芯片地址 片选逻辑; 芯片 芯片地址 片选逻辑;2.2 基本概念;(1)随机存取方式;4、高速缓存的地址映射方法;b. 全相联映射;c. 组相联映射;第三部分 I/O子系统;4)外总线:计算机系统之间,或计算机系统与其他系统之间互连的总线。;1)并行总线:;(1)按数据传送格式划分;(3)按I/O传送控制方式划分;(2)实质;2、中断服务程序入口地址的获取;(2)非向量中断方式;(5)控制逻辑;4、中断全过程(主机与外设交换信息);(9)返回原程序(返回前开中断)。;3.2.2 DMA方式;2、 DMA控制器与接口;3、 DMA全过程;第四部分 主要I/O设备原理;4.1.2 调用过程(DMA方式) ;4.1.3 主要技术指标 ;4.2 CRT显示器;例、分辨率为25行×80列 ;VRAM ;4、同步控制
显示全部
相似文档