文档详情

第六章 时序逻辑电路设计方法.ppt

发布:2017-06-22约1.21千字共45页下载文档
文本预览下载声明
设计要求;4、选定触发器的类型,列出激励函数表,并求出激励函数和输出函灵敏表达式。;试作出101序列检测器的状态图,该同步电路由一根输入X,一根输出Z,对应与输入序列的101的最后一个“1”,输出Z=1。其余情况下输出为“0”。101序列可以重叠, 如:X:010101101 Z:000101001。 101序列不可以重叠, 如:X:0101011010 Z:0001000010;S0;(2)不可重叠;【例】建立“111”序列检测器的原始状态图和原始状态表。;③画状态图,列状态表。;①确定输入变量和输出变量。输入变量X,为串行输入余3码序列,高位在前,低位在后;输出变量Z=1为误码输出。 ;例、设计01检测器 ;1/0; 例、检测是否为8421码的电路若是电路输出为0,否则输出为1。 ;二、 状态表简化 ; 例 简化下例状态表 ;三、 状态编码;下面看4个状态的分配方法,用2位二进制表示Y1Y2卡诺图如下;例对表所示的状态表进行状态编码。;;四、 确定激励函数和输出函数;例 若用T触发器实现上例 所示的二进制状态表,试写出激励函数和输出函数的表达式。;次态;例 若用J-K触发器实现下表所示的二进制状态,试确定该表的激励函数表达式和输出函数表达式。 ;根据J-K触发器的次态方程;S0;;(5)检查电路能否自启动及错误输出;次态;6.6用multisim分析时序逻辑电路 例:分析下图的计数器电路。求电路的时序图.说明这是几进制的计数器。 ;狈锈熄雾茧躺震爵谍彤诵午狙恬匝隔炭熙明简铜者法蛔憾显匙杂莽交决噪第六章 时序逻辑电路设计方法数字电子技术基础;秋疼程赖黍涝篇苹宫揉踢犀赖廊扦庙腑陈具秒凶佣赌帜摩备级出必蛤饼邵第六章 时序逻辑电路设计方法数字电子技术基础;例;选触发器,求时钟、输出、状态、驱动方程;状态方程;比较,得驱动方程:;检查电路能否自启动;例 设计一个“111…”序列检测器,用来检测串行二进制序列,要求每当连续输入3个(或3个以上)1时,检测器输出为1,否则输出为0。其典型输入输出序列如下。 输入x:0 1 1 1 0 1 1 1 1 0 输出Z:0 0 0 1 0 0 0 1 1 0;状态化简;1;检查电路能否自启动;;由输出卡诺图可得电路的输出方程:;0/0; 设计一个串行数据检测电路,当连续输入3个或3???以上1时,电路的输出为1,其它情况下输出为0。例如: 输入X 101100111011110 输入Y 000000001000110;原始状态图中,凡是在输入相同时,输出相同、要转换到的次态也相同的状态,称为等价状态。状态化简就是将多个等价状态合并成一个状态,把多余的状态都去掉,从而得到最简的状态图。;选触发器,求时钟、输出、状态、驱动方程;比较,得驱动方程:
显示全部
相似文档