文档详情

移位寄存器、计数器设计.ppt

发布:2025-02-23约1.69千字共10页下载文档
文本预览下载声明

实验四移位寄存器、集成计数器一、实验目的1.用D触发器组成左移移位寄存器,并测试其工作状态。2.熟悉集成单元计数器的使用,掌握各种进制的设计方法。二、原理简述见实验指导书三、实验内容与步骤1.用D触发器组成四位左移移位寄存器D4CPT4RDD3CPT3RDD2CPT2RDD1CPT1RDQ2Q1Q3Q4清零端移位脉冲串行输入端32591111213(1)清零:将清零端接逻辑开关置“0”即清零,清零后将逻辑开关置“1”;

(2)串行输入端接逻辑开关,将数码“1101”在移位脉冲作用下,送入移位寄存器中。此时,由LED的状态,观察移位过程。(3)输入数据后,将D1端接地,加移位脉冲,则数据依次传送到Q4使各输出端依次变成零状态。数据记入表21-2中。2.用74LS93设计各种进制计数器(1)74LS93管脚图123456789101112131474LS93CP2CP1R1R2VccQ1Q2Q3Q4GND4位二进制计数器R1R2复位输入端设计原理输入A输入Bvcc5GND10R0(1)R0(2)QAQBQCQD74LS9314123129811LLLL计数计数HHLXXLQDQCQBQAR0(1)R0(2)输出端复位输入端复位计数功能表74LS93为非标准电源设计的计数器要求具有译码显示功能计数器74LS93译码器74LS248Q1Q2Q3Q4ABCD四、实验报告要求1.画出实验线路图。2.写出实验要求中真值表。3.画出设计的计数器线路图,及Q1、Q2、Q3、Q4输出波形。0102移1.移位寄存器有哪些移位方式?设4.分析十进制加法计数器是如何去掉后6个计数状态的?由2.D触发器和JK触发器组成的计数器的区别?74LS93是同步还是异步.加法还是减法计数器?五.思考题实验机介绍T1T2ONOFF+5V+12v+6V-12VGNDII直流信号直流信号IGND1Hz1KHz高阻态逻辑笔低电平高电平模拟部分数字部分+5v+5v+5v+Ec1M220KUiRL10K10K51K10K10K10K10K10K2K3.31K5.1K6.8K15K20K20K50K30K50K100K470K7.5K10u10u22u47u0.5u0.1uD1DW1D2DW2L8L7L6L5L4L3L2L174248742487424874248K8K2K1K7K6K5K4K31HzCP1CP2

显示全部
相似文档