数字电子技术基础I(B)..doc
文本预览下载声明
东 北 大 学 继 续 教 育 学 院
数字电子技术基础I 试 卷(作业考核 线下) B 卷(共 5 页)
总分 题号 一 二 三 四 五 六 七 八 九 十 得分 一、(20分)选择题,每题2分。
答案:1027888482
1.有符号位二进制数的原码为(11101),则对应的十进制为( )。
A、-29 B、+29 C、-1 D、+1.逻辑函数的最简的与或式( )。 A、AC+BD; B、 C、AC+B D、A+BD
逻辑函数的F=的标准与或式为( )。
A、 B、 C、 D、
.逻辑函数Y(AB,C)=的最简与或非式为( )。
A、 B、 C、 D、
.逻辑函数Y(AB,C,D)=其约束条件为AB+AC=0则最简与或式为( )。
A、 B、 C、 D、
.下图为TTL逻辑门其输出Y为( ) A、0 B、 1 C、 D、.下图为OD门组成的线与电路其输出Y为( A、1 B、0 C、 D、.下图中触发器的次态方程Qn+1为( )。
A、A B、0 C、Qn D、n
.RS触发器要求状态由0→1其输入信号为( )。
A、RS=01 B、RS=×1 C、RS=×0 D、RS=10
电源电压为+12V的555定时器、组成施密特触发器,控制端开路,则该触发器的回差电压△VT为( )。
A、4V B、6V C、8V D、12V
1.TTL门电路在高电平输入时,其输入电流很小,74LS系列每个输入端的输入电流在40uA以下( )
2.三态门输出为高阻时,其输出线上电压为高电平( )
3.超前进位加法器比串行进位加法器速度慢( )
4.译码器哪个输出信号有效取决于译码器的地址输入信号( )
5.五进制计数器的有效状态为五个( )
6.施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。( )
7、当时序逻辑电路存在无效循环时该电路不能自启动( )
8.RS触发器、JK触发器均具有状态翻转功能( )
9.D/A的含义是模数转换( )
10.构成一个7进制计数器需要3个触发器( )
三、(10分)填空题,每空1分。
1.八进制数(34.2)8的等值二进制数为( )2;
十进制数98的8421BCD 码为( )8421BCD 。
2. TTL 与非门的多余输入端悬空时,相当于输入电平。
3.所示电路中的最简逻辑表达式为。 4. 一个JK触发器有个稳态,它可存储位二进制数。
5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路。
6. 常用逻辑门电路的真值表如表所示,则F1、F2、F3分别属于何种常用逻辑门。
A B F 1 F 2 F 3 0 0 1 1 0 0 1 0 1 1 1 0 0 1 1 1 1 1 0 1 F1;F2;F3。
1、(本题1分)
、用代数法化简为最简与或式
(2)、用卡诺图法化简为最简或与式 约束条件:
如图所示电路在Vi=0.3V和Vi=5V时输出电压V0分别为多少,三极管分别工作于什么区(放大区、截止区、饱和区)。
3、试用图示3线-8线译码器74LS138和必要的门电路产生如下多输出逻辑函数。要求:(1)写出表达式的转换过程(7分);(2)在给定的逻辑符号图上完成最终电路图。(8分)
4、试分析同步时序逻辑电路,要求写出各触发器的驱动方程、状态方程,画出完整的状态转换图(按Q3Q2Q1排列)。(10分)
5、用74LS160及少量的与非门组成能显示00~48的计数器
学习中心: 院校学号: 姓名
1
课程名称: 数字电子技术基础I
显示全部