数字电子技术试卷A及答案.doc
文本预览下载声明
一、单项选择题端接至前级触发器输入端。设初态为=1101,以过5个CP作用后的状态为( B )
A)1101 B)1110 C)1011 D)0111
6.用256×4位的RAM扩展成2048×12位RAM,每一条I/O总线上并联了几条数据线?( C )
A)24 B)12 C)8 D)4
7.如下图中电路的名称是( D )
A)单稳态电路 B)JK触发器 C)施密特电路 D)多谐振荡器
8.已知函数,则其反函数为( B )
A) B) C) D)
9.可实现逻辑函数的是( D )
A) B) C) D)
10.在倒T形电阻网络D/A转换器中,,设=10V, D=时,则为( B )伏。
A) B) C) D)
二、填空题:(24%)
1.与十六进制(2D)16对应的二进制数是 (101101)2 。
2.如图(1)所示,则Y= 。
图(1)
3.如图(2)示电路为 反相器 电路,当三极管处于 截止 状态时,输出为高电平,假设二极管的正向导通压降为0.7V,输出的高电平为 3.7 伏。
A1 A0 Y0 Y1 Y2 Y3 0 0 0 1 1 0 1 1
图(2) 图(3)
4.如图(3)将二进制译码器的真值表补充完整,已知输出为低电平有效,A1A0=00时,Y0有效,A1A0=01时,Y1 有效, A1A0=10时,Y2 有效, A1A0 =11时,Y3有效。
5.由D触发器转换为T触发器时,则转换电路D= 。
6.在JK触发器中,当J=K=1时,可实现 翻转 功能。
7.将3个三态门的输出接到同一条数据线上去,则在任何时刻应至少 2 个三态门输出处于高阻态。
8.n个触发器构成的二进制计数器,其计数的最大容量是________。
三、化简下列逻辑函数:(8%)
(1)(用公式法化简)
(2)(用卡诺图化简)
四、分析题:(34%)
由D触发器和T触发器组成的时序电路如图(4)所示,试画出在CP脉冲作用下,Q 1和Q 2的输出波形(设Q 1,Q 2的初始状态均为“0”)。(8%)
图(4)
2.分析如图(5)所示电路的功能(要求画出状态转换图)。(6%)
图(5)
3.如图(6)(a)是一个反相输出的施密特触发器,已知Vi波形,画出图(b)中Vo波形。(5%)
(a) (b)
图(6)
4.逻 辑 电 路 如 图(7) 所 示,试 写 出 逻 辑 式, 并 化 简 之。(6%)
图(7)
5.如下图所示的电路(设初始状态Q1、Q2为0),要求:(9%)
(1)写出触发器驱动方程及状态方程;
(2)画出状态转换图,说明其功能;
(3)画出4个CP作用下的时序图。
五、设计题:(22%)
1.用3线—8线译码器74LS138实现下列函数:(要求写出变换过程)(10%)
用下降沿触发的D触发器设计同步时序电路,电路状态图如下图所示。(要求写出设计过程)(12%)
000 001 011
100 110 111
09级电子信息工程专业《数字电子技术》期末试卷(A)
参考答案
选择题:
1、A 2、C 3、A 4、B 5、B 6、C 7、D 8、B 9、D 10、B
填空题:
1、(101101)
2、
3、反相器;截止;3.7V;
4、
A1 A0 Y0 Y1 Y2 Y3 0 0 0 1 1 1 0 1 1 0 1 1 1
显示全部