文档详情

EDA技术与FPGA应用设计-课程设计.doc

发布:2017-11-23约2.28万字共29页下载文档
文本预览下载声明
太原理工大学现代科技学院 EDA技术与FPGA应用设计 课程设计 设计名称 数字电子钟 专业班级 学 号 姓 名 指导教师 张 博 太原理工大学现代科技学院 专业班级 学生姓名 课程名称 EDA技术与FPGA应用设计 设计名称 数字电子钟 设计周数 1.5 指导教师 张博 设计 任务 主要 设计 参数 设计一个电子钟,具体要求如下: (1) 具有时、分、秒计数显示功能,以24小时循环计时; (2) 具有清零、校时、校分功能; (3) 具有整点蜂鸣器报时功能。 设计内容 设计要求 (1)根据选题要求,进行方案比较,画出系统框图; (2)使用VHDL语言描述各单元电路; (3)利用Quartus II 10.0软件对单元电路进行编译、仿真、引脚锁定、下载调试; (4)撰写课程设计任务书。 主要参考 资 料 1 张文爱.EDA技术与FPGA应用设计.电子工业出版社, 2013. 2 贾秀美. 数字电路硬件设计实践. 高等教育出版社, 2008 学生提交 归档文件 课程设计说明书,主要包括以下内容: (1)设计方案,系统框图,原理分析; (2)系统各模块的VHDL源程序; (3)综合、编程部分,包括各模块的综合结果、仿真分析,系统管脚定义,下载验证结果; (4)设计总结部分,指出设计系统的特点及选用方案优缺点,提出改进意见及展望,总结设计收获、体会; (5)参考文献。 课程设计任务书 注:1.课程设计完成后,学生提交的归档文件应按照:封面—任务书—说明书—图纸的顺序进行装订上交(大张图纸不必装订) 2.可根据实际内容需要续表,但应保持原格式不变。 指导教师签名: 日期: 2016.06.08 专业班级 学号 姓名 成绩 数 字 电 子 钟 一、设计名称: 数字电子钟的实现 二、设计要求:设计一个电子钟,具体要求如下: (1) 具有时、分、秒计数显示功能,以24小时循环计时; (2) 具有清零、校时、校分功能; (3) 具有整点蜂鸣器报时功能。 三、设计内容: (1)根据选题要求,进行方案比较,画出系统框图; (2)使用VHDL语言描述各单元电路; (3)利用Quartus II 10.0软件对单元电路进行编译、仿真、引脚锁定、下载调试; (4)撰写课程设计任务书。 四、CPLD介绍: (1)FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。 FPGA采用了逻辑单元阵列LCA(Logic Cell Array)这样一个概念,内部包括可配置逻辑模块CLB(Configurable Logic Block)、输出输入模块IOB(Input Output Block)和内部连线(Interconnect)三个部分。 现场可编程门阵列(FPGA)是可编程器件。与传统逻辑电路和门阵列(如PAL,GAL及CPLD器件)相比,FPGA具有不同的结构,FPGA利用小型查找表16×1RAM)来实现组合逻辑,每个查找表连接到一个D触发器的输入端,触发器再来驱动其他逻辑电路或驱动I/O,由此构成了既可实现组合逻辑功能又可实现时序逻辑功能的基本逻辑单元模块,这些模块间利用金属连线互相连接或连接到I/O模块。FPGA的逻辑是通过向内部静态存储单元加载编程数据来实现的,存储在存储器单元中的值决定了逻辑单元的逻辑功能以及各模块之间或模块与I/O间的联接方式,并最终决定了FPGA所能实现的功能,FPGA允许无
显示全部
相似文档