文档详情

阎石第五版第六章第四讲课件.ppt

发布:2019-11-30约4.96千字共30页下载文档
文本预览下载声明
计数器重要器件 ①、74LS161、74LS160 ② 74LS191、74LS190 第六章 时序逻辑电路 第四讲 任意进制计数器 Q3 Q2 Q1 Q0 C CP EP ET 74LS161 RD LD D3 D2 D1 D0 功能表 1 X 1 X 保持 0 X X 异步置数 0 1 0 加法计数 0 1 1 减法计数 CPI S LD U/D 工作状态 X CP RD LD EP ET 工作状态 0 X X X X 异步置零 0 1 X X 同步预置数 X 1 1 0 1 保持 X 1 1 X 0 保持(但C=0) 1 1 1 1 加计数 Q3 Q2 Q1 Q0 C/B CPI 74LS191 LD D3 D2 D1 D0 CPO U/D S 74160,同步十进制加法计数器, 异步清零,同步置数; 74161,同步十六进制计数器, 异步清零,同步置数; 74190,同步十进制可逆计数器,异步置数; 74191,同步十六进制可逆计数器,异步置数; 74193,同步十六进制可逆计数器,异步清零,异步置数; 74162,同步十进制加法计数器, 同步清零,同步置数; 74163,同步十六进制计数器,同步清零,同步置数; 假定已有的是N进制的计数器,需要得到的是M进制计数器。 一、MN 1.置零法 ② 同步清0(74162、 74163) ① 异步清0(74160、 74161) 2.置位法 ② 同步置数(74160、74161、74162) ① 异步置数(74191、 74193) 二、MN 1.M可以分解为两个小于N的因数相乘M=N1·N2 串行进位方式 并行进位方式 2.M不能分解成N1和N2 整体置零方式 整体置数方式 第四讲 任意进制计数器的构成 常见的集成产品有:十进制、十六进制、7位二进制、14位二进制等。 ※如何构成任意进制计数器? 假定已有的是N进制的计数器,需要得到的是M进制计数器。 一、MN的情况: 在计数器进程中,设法跳过(N-M)个状态 反馈清零法(置零法) 反馈置数法(置位法) 用一片即可 1. 置零法 基本思想:计数器从全0状态S0开始计数, 计满M个状态后产生清0信号,使计数器恢复到初态S0,然后再重复上述过程。 ① 异步清0(针对有异步清零的集成芯片) 原理:N进制计数器,从全零状态S0开始 接收M个计数脉冲 进入SM状态 使RD=1( ) 立刻返回S0 跳过了N-M状态。 原理示意图如右: 电路一进入SM状态后,立即又被置成S0状态,SM状态仅在极短的瞬时出现,在稳定的循环中不包含SM状态。 例1:试用74LS160构成六进制计数器(十进制,异步清零)。 状态转换表 连线图 RD=0 状态转换图 (Q3Q2Q1Q0 / Y) 进位输出 CP Q3 Q2 Q1 Q0 Y 0 0 0 0 0 0 1 0 0 0 1 0 2 0 0 1 0 0 3 0 0 1 1 0 4 0 1 0 0 0 5 0 1 0 1 1 6 0 1 1 0 0 0 0 0 0000 0001 0010 0011 0100 0101 0110 0111 1000 1001 /0 /0 /0 /0 /0 /1 Y 1 Q3 Q2 Q1 Q0 C CP EP ET 74LS160 RD LD D3 D2 D1 D0 ② 同步清0(针对有同步清零的集成芯片) 原理:N进制计数器,从全零状态S0开始 接收M-1个计数脉冲 进入SM-1状态 使RD=1( ) 等待下一个CP到来, 返回S0 跳过了N-M状态。 原理示意图如右: 例2:试用74LS163构成七进制计数器(四位二进制,同步清零)。 连线图 Y 1 Q3 Q2 Q1 Q0 C CP EP ET 74LS163 RD LD D3 D2 D1 D0 2. 置位法 基本思想:它可以通过预置功能使计数器从某个预置状态Si开始计数,计满M个状态后产生置数信号,使计数器又进入预置状态Si,然后再重复上述过程。 置数法和清0法不同,由于置数操作可以在任意状态下进行,因此计数器不一定从全0状态S0开始计数。 ① 异步置数 ② 同步置数 用74LS160构成六进制计数器(十进制,同步置数) 状态转换表 LD=0 状态转换图 (Q3Q2Q1Q0 / Y) 例3: CP Q3 Q2 Q1 Q0 Y 0 0 0 0 0 0 1 0 0 0 1 0 2 0 0 1 0 0 3 0 0 1 1 0 4 0 1 0 0 0 5 0 1 0 1 1 6 0 0 0 0 Q
显示全部
相似文档