EDA电子实训实验指导书.docx
文本预览下载声明
石河子大学本科毕业设计实验指导书基于EDA平台的电子实训实验设计与开发学生姓名贺 权指 导 教 师任玲所在学院机械电气工程学院专业电气工程及其自动化年级11级(1)班中国·新疆·石河子2015年6月目录一、软件工具的安装2二、实验部分3实验一组合逻辑3-8译码器4实验二汽车尾灯控制电路11实验三、基于VHDL语言的数字秒表电路15一、软件工具的安装本实验使用的是Quartus II 9.0,该软件可运行在winxp/win7/win8(包括兼容模式)等系统下,下载安装破解方法如下:在Altera公司官网上下载Quartus II 9.0的安装文件。其中包括Quartus II 9.0的安装文件和ip库。开始安装,win8以下的可以通过解压后得到安装文件,win8以上的直接双击打开就行,先安装90_quartus_windows,然后是90_ip_windows。默认装在C盘,确保空间足够。 软件可免费试用30天。鼓励购买正版,破解方法可百度。用Quartus_II_9.0_b151破解器.exe破解C:\altera\90\quartus\bin下的sys_cpt.dll文件(运行Quartus_II_90_b151破解器.exe后,首先要点击“浏览”选中sys_cpt.dll,安装默认的sys_cpt.dll路径是在C:\altera\90\quartus\bin下,选中sys_cpt.dll后再点击“应用”。很多用户上来就点击“应用”,实际上并没有破解这个软件)。把license.dat里的XXXXXXXXXXXX 用您老的网卡号替换(在Quartus II 7.2的Tools菜单下选择License Setup,下面就有NIC ID)。在Quartus II 9.0的Tools菜单下选择License Setup,然后选择License file,最后点击OK。注意:license文件存放的路径名称不能包含汉字和空格,空格可以用下划线代替。二、实验部分实验一 组合逻辑3-8译码器实验目的通过本实验熟悉VHDL编程语言,为后续的设计打好基础。熟悉Quartus II软件的使用,特别是基于文本输入方式的使用。熟悉EDA开发系统的硬件结构。二、实验器材EDA实验开发系统实验箱1台,导线若干,装有Quartus II软件的计算机一台。三、实验原理译码器的逻辑功能是将每个输入的二进制代码译成对应的输出高、低电平信号或另外一个代码。3—8译码器的真值表如表2所示:表3-1:3-8译码器真值表ABCY0Y1Y2Y3Y4Y5Y6Y70001000000000101000000010001000000110001000010000001000101000001111100000001011100000001四、实验步骤1、新建项目新建项目(Project)命名为decoder38。第一项是设计项目所在文件夹,第二项是设计项目名称,第三项是顶层文件实体名,默认与项目(Project)一致。点击“NEXT”是用于添加顶层设计文件和其他底层设计文件等。如果顶层设计文件和其他底层设计文件已经包含在设计项目所在文件夹中,则此对话框可将这些设计文件添加到新建的项目中。如果没有,则略过。“NEXT”Family and Device Settings用于设置编程下载的目标芯片的类型和型号。由于我校实验箱的适配器类型是EPF10K10LC84-4,故Family项选择FLEX10K,Device项选择EPF10K10LC84-4。注意电压值为5伏特。下面全选默认,最后点击Finish。2、建立原理图文件File – New – Block Diagram/Schematic File。在创建原理图文件时,需要添加与门和或门。在Which type of output file do you want to create?中选择VHDL。之后在与门的参数设置中选择三个输入,并选择Make the symbol as small as possible使与门看上去显小一些。38译码器的原理图如下所示:3、全程编译选择菜单命令Processing – Start Compiler开始编译。编译过程可以通过Processing - Compiler Tool监督。编译进度情况会在Compiler Tool和Status对话框中显示。当Compiler Tool和Status对话框中显示进度为100%是,项目编译成功。4、创建波形文件File – New – Other Files – Vector Waveform File。通过双击弹出Insert Node or Bus对话框,单击Node Finder按钮,弹出Node Finder对话框。在F
显示全部