D触发器的设计和仿真.doc
D触发器的设计和仿真
(6)添加电源信号。选择Vdd和Gnd的symbol各一个,在两个symbol之间连接一个vdc,设置直流电压5V。
(6)保存并检查。点击schematic窗口上的CheckandSave按钮,察看是否有警告或者错误。如果有,察看CIW窗口的提示。
4、电路仿真。
(1)启动模拟仿真环境。在comparatorschematic窗口,选择Tools-AnalogEnvironment,弹出模拟仿真环境界面。
(2)选择仿真器。在仿真窗口,选择Setup-Simulator/Directory/Host,设置仿真器为spectre,然后点击OK。
(3)设置模型库。
(4)设置分析类型。在仿真窗口,点击ChooseAnalyses按钮,弹出ChooseAnalyses窗口,该窗口中列出了各种仿真类型,在本实验中只需进行瞬态仿真,所以选择tran,时间设为3um。
(5)设置设计变量,在仿真窗口中,点击EditVariables按钮,弹出变量设置窗口,点击CopyFrom按钮,整个设计本扫描一遍,设计中的各个变量被列出来。
(6)创建网表。选择Simulation-Netlist-Create,产生了该设计的网表。
(7)设置波形显示工具。Cadence中有两种波形显示工具:AWD和wavescane,在仿真窗口选择Session-assign,在弹出的窗口中可以选择波形显示工具为AWD或wavescane。
(8)选择输出结果显示信号。
(9)进行仿真。选择Simulation-Run,或者直接点击仿真窗口右下角的Run按钮来启动仿真,仿真开始过程中,在CIW窗口会出现一系列仿真信息,另外会弹出一个Spectre输出窗口。仿真结束会自动弹出波形显示窗口。
(10)观察波形,看是否满足设计要求。
重复以上步骤完成反相器、传输门、与非门和D触发器电路的设计和仿真。
四实验结果
反相器
二输入与非门
传输门
DFF
五.实验结果分析
通过本实验,我学习了利用半导体器件设计电路的方法和软件构图的一些技巧。并学会了如何将已经绘制成功的电路图进行仿真,通过查看波形来检测电路是否达到设计要求。实践了书本中学习的知识,加深了对已有知识的理解。
实验二、带异步清零的边沿触发D触发器版图设计
一、实验目的
1、学习Cadence工具下电路设计的基本操作和方法。
2、学习LayoutEditor工具下版图设计的基本操作和方法。
3、学习Dracula工具的版图验证方法。
二、实验内容
本实验通过反相器、与非门和D触发器的版图设计学习使用CadenceLayoutEditor工具进行版图设计验证的操作和方法。实验内容包括:使用CadenceLayoutEditor完成反相器和与非门版图的绘制;完成D触发器版图绘制,使用Dracula工具完成版图验证。本实验采用CSMC0.5umCMOS工艺设计。
三、实验步骤
(1)工艺库的生成。
点击CIW中的File菜单选择其中的New项中的Library项,在弹出窗口的Name项中输入所需的名字,点击ok,在弹出的对话框中输入编好的技术文件名my.tf,点击ok。
(2)连接设计库到工艺库。
(3)启动版图设计工具VituosoLayoutEditor。有很多种方法自动版图大师,最简单的办法是通过CIW打开或者新建一个单元的版图视图,这样就会自动启动版图大师。
(4)从LSW窗口中选择所需的层,在显示部分完成反相器和与非门版图绘制。
SN低压管画法见下图:
SN
SP
SP
GTLVTO_M1A1TOTB
GT
LVTO_M1
A1
TO
TB
低压P管
SP
SP
LVTO_M1A1GTTOSN
LVTO_M1
A1
GT
TO
SN
低压N管
3、版图验证
(1)导出版图:在CIW窗口中,File-export-stream,librarybrowser找到要检查的Layout,Rundirection:./dracula.(dracula文件夹要放在当前工作库下),output:文件名.gds;options:casesensitivity-preserve;userdefineddata:geometry,LayerMapTable,输入map文件的路径。
(2)修改drc文件:在终端里运行,cddracula;vidrc.rul修改dracula文件夹里的drc.rul文件,indisk=文件名.gds,primary=文件名,program-dir前加分号;
(3)运行drc:输入PDRACULA);:/getdrc.rul;:/finish;:./(./表示运行本路径下的该执行文件