EDA综合课程设计方案数字秒表.pdf
北华航天工业学院
《EDA技术综合设计》
课程设计报告
报告题目:数字秒表
作者所在系部:电子工程系
作者所在专业:电子信息工程
作者所在班级:B10211
作者姓名:
指导教师姓名:
完成时间:2012.12.13
内容摘要
近几年EDA技术发展十分迅速,在未来的三至五年EDA技术会像单片机一样成为社会的主流。应
用VHDL语言设计数字系统,很多设计工作可以在计算机上完成,从而缩短了数字系统的开发时间。我
们尝试利用VHDL为开发工具设计数字秒表。
秒表的逻辑结构较简单,它主要由十进制分频器、计数器、六进制计数器、数据选择器、和显示
译码器等组成。在整个秒表中最关键的是如何获得一个精确的100HZ计时脉冲,除此之外,整个秒表
还需有一个启动信号和一个清零信号,以便秒表能随意停止及启动。
秒表有共有6个输出显示,分别为百分之一秒、十分之一秒、秒、十秒、分、十分,所以共有6个计
数器与之相对应,6个计数器的输出全都为BCD码输出,这样便与同显示译码器连接。
关键词:VHDL,数字秒表,QuartusII,时序仿真图。
目录
一、实验目的…………1
二、硬件要求…………1
三、方案论证……………………1
四、模块说明…………1
分频器………………1
六进制计数器………………………2
十进制计数器………………………3
控制选择器…………4
译码器………………5
蜂鸣器模块…………6
五、整体连接图………………………7
六、实验步骤…………8
七、实验结果…………8
八、实验总结………………………8
九、参考文献…………8
三课程设计任务书
课题名称秒表接口设计完成时间2012.12
.13
指导教师职称副教授学生姓名班级B10211
总体设计要求和技术要点
总体设计要求:通过本课程的学习使学生掌握可编程器件、EDA开发系统软件、
硬件描述语言和电子线路设计与技能训练等各方面知识;提高工程实践能力;学会应
用EDA技术解决一些简单的电子设计问题。
技术要点:
1.秒表有共有6个输出显示,分别为百分之一秒、十分之一秒、秒、十秒、分、十分,所以
共有6个计数器与之相对应,6个计数器的输出全