文档详情

EDAⅡ实验报告多功能数字钟.docx

发布:2019-01-12约6.94千字共25页下载文档
文本预览下载声明
EDAⅡ实验报告 --多功能数字钟 学院专业: 机械工程学院 学生姓名: 高磊 学生学号: 516101001471 指导老师: 蒋立平 交稿时间: 2017年3月30日 摘 要 多功能数字时钟最基本的功能就是计时,即实现时和分的显示。在此基础上还要实现时钟的保持、闹钟、时间不准时的较时、秒表等一些附加功能。本次试验利用Quartus II 9.1,结合所学的数字电路的知识,分析了多功能数字钟的设计要求、所需实现的功能,然后分析了实现每个功能所需要的基础模块,最后进一步分析了各种基础模块。在具体设计时, 采用的是自底向上的设计方法。首先设计各种基础模块,然后设计各种功能模块,最后进行综合设计。 报告首先分析了数字钟电路的工作原理,其中重点解释说明各个子模块的设计原理、编译、调试及下载。 关键词:数字时钟;Quartus II 9.1;仿真 Abstract Multifunction digital clock timing is the most basic function, namely, the achievement and points display. On this basis, it needs to achieve to keep the clock alarm clock, the stopwatch and some other additional features ,when compared with the time allowed. The test uses Quartus II 9.1, combined with the knowledge learned digital circuits, analysis of multi-functional digital clock design requirements, to achieve the desired function, then analyzes the realization of each function module needed basis and the further analysis of the final a variety of basic modules. In a particular design, it uses a bottom-up design. First, I design a variety of basic module, and then design a variety of functional modules, compile the design at last. The report first analyzes the working principle of digital clock circuits, which focuses on an explanation of the design principles of various sub-modules, compiling, debugging and downloading. Key words: Digital clock, Quartus II 9.1, Simulation 目 录 1.内容简介 - 1 - 2.设计要求 - 1 - 2.1 设计基本部分要求 - 1 - 2.2设计提高部分要求 - 1 - 3.方案论证 - 1 - 3.1脉冲发生电路 - 1 - 3.2计时电路 - 1 - 3.3清零电路 - 2 - 3.4较分电路 - 2 - 3.5保持电路 - 2 - 3.6报时电路 - 2 - 3.7译码显示电路 - 2 - 4.电路各个模块设计 - 2 - 4.1基本电路的设计 - 2 - 4.1.1脉冲发生电路的设计 - 2 - 4.1.2计时电路的设计 - 8 - 4.1.3保持与清零电路的设计 - 10 - 4.1.4报时电路的设计 - 11 - 4.1.5译码显示电路的设计 - 12 - 4.1.6消颤电路的设计 - 14 - 4.2闹钟电路的设计 - 16 - 4.2.1闹表较分较时电路设计 - 16 - 4.2.2闹表比较电路的设计 - 18 - 5.实验电路总图 - 18 - 6.程序下载与调试 - 19 - 6.1引脚分配 - 19 - 6.2程序下载 - 20 - 7.实验感想与总结 - 20 - 8.鸣谢 - 21 - 参考文献 - 22 - 1、内容简介 利用相关电学知识和Quartus II 9.1软件,设计一个多功能数字时钟,使其具有00:00:00到23:59:59的计时功能,并且能够实现
显示全部
相似文档