文档详情

VHDL第十三章位并行预置加法计数器设计 资料讲解.ppt

发布:2022-06-25约1.31万字共56页下载文档
文本预览下载声明
13.1 8位并行预置加法计数器设计 例13-1描述的是一个含计数使能、异步复位和计数值并行预置功能的8位加法计数器。其中d (7 DOWNTO 0)为8位并行输入预置值;ld,ce,clk,rst分别为计数器的并行输入预置使能信号、计数时钟使能信号、计数时钟信号和复位信号 ;例13-1:文件名:counter.vhd LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY counter IS PORT(d:IN STD_LOGIC_VECTOR(7 DOWNTO 0) ; ld,ce,clk,rst:IN STD_LOGIC; q:OUT STD_LOGIC_VECTOR(7 DOWNTO 0) ; END counter;;ARCHITECTURE behave OF counter IS SIGNAL count:STD_LOGIC_VECTOR( 7 DOWNTO 0); BEGIN PROCESS(clk,rst) BEGIN IF rst=’1’ THEN count=(OTHERS=’0’) ; ELSIF RISING_EDGE(Clk) THEN IF ld=’1’ THEN count=d ; ELSIF ce =’1’ THEN count= count+1; END IF; END IF; END PROCESS; q=count; END behave; ;LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD LOGIC_ARITH.ALL; ENTITY interrupt IS GENERIC(msb:INTEGER:=15); PORT(nmi,float,int,peripheral:INT STD_LOGIC; Flush_cache:OUT STD_LOGIC; Goto_addr:OUT-_STD_LOGIC(msb DOWNTO 0)) ; END interrupt;;ARCHITECTURE behave 0F interrupt工S CONSTANT nop:INTEGER:=0; ——设置地址nop=0 CONSTANT nmi_addr:integer:= #6#C5AA#; ——设置中断服务程序地址 CONSTANT float_addr:integer:=#16#CA522#; ——设置中断服务程序地址 CONSTANT int_addr:integer:=#16#CB4A#; ——设置中断服务程序地址 CONSTANT periph_addr:integer:=#16#CD2C#; ——设置中断服务程序地址 BEGIN PROCESS(nmi,float,int,peripheral) VARIABLE address:INTEGER;;BEGIN Flush_cache =’ 0’; IF nmi=’1’ THEN address:= nmi_addr; ——最高优先级 ELSIF float=’1’ THEN address:= float_addr; ——次高优先级 Flush_cache =’ 1’; ELSIF int=’1’ THEN address:= int_addr; ——再次高优先级 Flush_cache =’ 1’; ELSIF periphera=’1’ THEN address:=per
显示全部
相似文档