数字电路课程设计 (2).ppt
4、导线的剥头和插法导线剥头的长度比面包板厚度略短,转弯处留1mm绝缘层,绝缘层太长会因为绝缘层插入导电孔而不导通。铜线太短也会因接触不良而不导通。铜线太长容易引起短路铜线必须插入金属孔中,特别在金属孔位置靠边时,容易插到边上空白处,引起接触不良,用万用表也难以测量。第37页,共66页,星期六,2024年,5月5、集成块的插法由于集成块引脚间与距离与插孔位置有偏差,必须预先调整好位置,小心插入金属孔中,不然会引起接触不良,而且会使铜片位置偏移,插导线时容易插偏。此原因引起的故障占总故障的60%以上。第38页,共66页,星期六,2024年,5月6、接线样板两个三组五孔和中间四组五孔相通接通,整行连通。常用来接电源和接地左边整列连通,右边整列接通。常用来外接电源和地第39页,共66页,星期六,2024年,5月7、接线样板导线量好长度后,剥好线头、根据走线位置折好后插入面包板。走线方向为“横平、竖直”整块板上的元器件的布局要合理,使走线距离短、接线方便、整洁美观。第40页,共66页,星期六,2024年,5月8、接线样板一根导线可以直通的地方尽量只用一根线,用多根导线转接费事又容易出错。多个孔接同一个地方时,可以串接,以减少走线距离。第41页,共66页,星期六,2024年,5月9、接线样板在接线以前要把导线拉直,不然会板面不整洁。整根导线在圆角硬物上摩擦会拉直。第42页,共66页,星期六,2024年,5月10、接线样板此板太乱第43页,共66页,星期六,2024年,5月(一)、加法器在数字系统中,减法、乘法和除法的核心都是加法,因此加法器是计算机的基本运算单元,在逻辑电路中经常使用。半加器和全加器是算术运算电路中的基本单元,它们是完成1位二进制数相加的一种组合逻辑电路。十四、常用的组合逻辑电路设计第44页,共66页,星期六,2024年,5月1.半加器不考虑低位进位的加法器称半加器。设A为被加数,B为加数。本位和为S,本位进位为C,根据半加器的概念得出半加器的真值表如表所示。由真值表可得出本位和S,本位进位C的表达式:表 半加器真值表ABSC0011010101100001第45页,共66页,星期六,2024年,5月实现半加器运算的逻辑电路如图(a)所示,(b)图为半加器的符号。图半加器第46页,共66页,星期六,2024年,5月2.全加器半加器只是解决了两个一位二进制数相加,没有考虑来自低位的进位。如果要多位二进制数相加,必须同时考虑来自低位的进位,这种加法器称全加器。全加器真值表如表所示,表中Ai为被加数;Bi为加数;本位和Si;进位Ci,低位进位Ci-1。根据全加器的概念得出全加器真值表如下页表所示。第47页,共66页,星期六,2024年,5月表 全加器真值表0101010100001111001100110110100100010111Ci-1AiBiSiCi第48页,共66页,星期六,2024年,5月根据表达式画出全加器逻辑图如图(a)所示,图(b)是全加器的符号。 (a)逻辑图(b)符号图全加器电路第49页,共66页,星期六,2024年,5月3.多位二进制加法电路用全加器可以实现多位二进制加法运算,实现四位二进制加法运算的逻辑图如图所示。图中低位进位输出作为高位进位输入,进位信号是后级向前级一级一级传输的。图四位二进加法器逻辑图第50页,共66页,星期六,2024年,5月4.集成四位二进制加法器74283集成四位二进制加法器74283采用了超前进位方式。74283逻辑符号及引脚图如图所示。图4位二进制加法器74283的逻辑符号、引脚图第51页,共66页,星期六,2024年,5月(二).数码显示译码器(1)七段发光二极管(LED)数码管LED数码管是目前最常用的数字显示器,图(a)、(b)为共阴管和共阳管的电路,(c)为两种不同出线形式的引出脚功能图。一个LED数码管可用来显示一位0~9十进制数和一个小数点。小型数码管(0.5寸和0.36寸)每段发光二极管的正向压降,随显示光(通常为红、绿、黄、橙色)的颜色不同略有差别,通常约为2~2.5V,每个发光二极管的点亮电流在5~10mA。第52页,共66页,星期六,2024年,5月LED数码管要显示BCD码所表示的十进制数字就需要有一个专门的译码器,该译码器不但要完成译码功能,还要有相当的驱动能力。
(a)共阴连接(“1”电平驱动)(b)共阳连接(“0”电平驱动)第5