文档详情

动态触发器.PPT

发布:2018-07-04约小于1千字共15页下载文档
文本预览下载声明
* 第五章 触发器 (Trigger) (一)概述 (二)SR锁存器 (三)电平触发的触发器 (四)脉冲触发的触发器 (五)边沿触发的触发器 (六)触发器的逻辑功能及其描述方法 第一讲 第二讲 第三讲 第五章 触发器 (第一讲) (一) 概述 触发器:能够存储1位二值信号的基本单元电路统称触发器 两个特点: 第一、具有两个能自行保持的稳定状态,用来表示0和1; 第二、根据不同的输入信号可以置成(触发成)1或0状态。 组合逻辑电路: 任意时刻的输出仅取决于该时刻的输入,与电路原来的状态无关,即电路中不能包含存储单元。 数字电路 组合逻辑电路 时序逻辑电路 时序逻辑电路: 任一时刻的输出信号不仅取决于当时的输入信号,而且还取决于电路原来的状态,或者说,还与以前的输入有关。 回顾与复习 触发器的分类 根据电路结构形式的不同分为: 电平触发的触发器(同步RS触发器) 脉冲触发的触发器(主从触发器) 边沿触发的触发器 根据触发器逻辑功能的不同分为: RS触发器;JK触发器;T触发器;D触发器 根据存储数据的原理不同分为: 静态触发器;动态触发器 (二) SR锁存器 1、用与非门组成的SR锁存器 约束条件:SD` + RD` = 1 虚拟电路1 虚拟电路2 2、用或非门组成的基本RS触发器 约束条件:SD RD = 0 1、电路结构与工作原理 在电平触发的触发器中,除了置1、置0输入端以外,又增加了触发输入端,用(Clock )时钟脉冲做为触发器的触发信号。只有CLOCK=1,触发器才能按输入的置1、置0信号置成相应的状态。也称同步SR触发器。 (三)电平触发的触发器 约束条件:SR=0 带异步置位、复位端的电平触发SR触发器 应当在CLK=0的状态下进行异步置位、复位,否则在Sd`或Rd`返回高电平以后预置的状态不一定能保存下来。 虚拟电路1 虚拟电路2 2、电平触发方式的动作特点 *
显示全部
相似文档