eda课程设计,彩灯实验报告,华科大武昌分校(共10篇).doc
文本预览下载声明
eda课程设计,彩灯实验报告,华科大武昌分校(共10篇)
EDA实验报告8路彩灯
河南工业大学EDA技术 实验报告
专业 电科 班级1202 姓名 高兆华学号 201216030211
实验地点 成绩评定
一、实验项目
8路彩灯控制器
二、实验目的
1、 熟熟练掌握VHDL的用法
2、 了解8路彩灯的工作原理,电路结构
三、实验原理
实验原理图:
VHDL程序:
1、8路彩灯的三种花形控制模块CD
LIBRARY IEEE;
USE IEEE.STD_LOGIC_ARITH.ALL;
USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITY cd IS
PORT(clk:IN STD_LOGIC;
jp:OUT STD_LOGIC;
qq:OUT STD_LOGIC_VECTOR(7 DOWNTO 0));
END cd;
ARCHITECTURE behav OF cd IS
CONSTANT w:INTEGER:=7;
SIGNAL q:STD_LOGIC_VECTOR(7 DOWNTO 0);
BEGIN
PROCESS(clk)
VARIABLE flag:BIT_VECTOR(2 DOWNTO 0):=000;
VARIABLE jp1: STD_LOGIC:=#39;0#39;;
BEGIN
IF clk#39;EVENT AND clk=#39;1#39;THEN
IF flag=000THEN
q=11amp;q(w DOWNTO 2);
IF q(2)=#39;1#39;THEN
flag:=001;
END IF;
ELSIF flag=001THEN
q=q(w-2 DOWNTO 0)amp;00;
IF q(5)=#39;0#39;THEN
flag:=010;
END IF;
ELSIF flag=010THEN
q(w DOWNTO 4)=q(w-2 DOWNTO 4)amp;11;
q(w-4 DOWNTO 0)=11amp;q(w-4 DOWNTO 2);
IF q(2)=#39;1#39;THEN
flag:=011;
END IF;
ELSIF flag=011THEN
q(w DOWNTO 4)=00amp;q(w DOWNTO 6);
q(w-4 DOWNTO 0)=q(w-6 DOWNTO 0)amp;00;
IF q(1)=#39;0#39;THEN
flag:=100;
END IF;
ELSIF flag=100THEN
q(w DOWNTO 4)=11amp;q(w DOWNTO 6);
q(w-4 DOWNTO 0)=11amp;Q(w-4 DOWNTO 2);
IF q(2)=#39;1#39;THEN
flag:=101;
END IF;
ELSIF flag=101THEN
q
jp1:=NOT jp1;
flag:=000;
END IF;
END IF;
qq=q;
jp=jp1;
END PROCESS;
END behav;
2、二选一多路选择器模块MUX21
library ieee;
use ieee.std_logic_1164.all;
entity mux21 is
port(a,b,s:in std_logic;
y:out std_logic);
end mux21;
architecture ar of mux21 is
begin
process(a,b,s)
begin
if s=#39;0#39;then
y=a;
else
y=b;
end if;
end process;
end ar;
3、二分频模块FEN2
library ieee;
use ieee.std_logic_1164.all;
entity fen2 is
port(clk:in std_logic;
clkk:out std_logic);
end fen2;
architecture behav of fen2 is
begin
process(clk)
variable clkk1:std_logic:=#39;0#39;;
begin
if clk#39;event and clk=#39;1#39;then
clkk1:=not clkk1;
end if;
clkk=clkk1;
end process;
end behav;
四、仿
显示全部