multisim简易数字频率计.docx
哈尔滨工业大学
简易频率计的仿真设计
简易数字频率计的设计
2
目录
1.设计要求
2.总电路图及工作原理
3.电路组成介绍
3.1脉冲形成电路
3.2闸门电路
3.3时基电路
3.4计数译码显示电路
4.电路的测试
5.分析与评价
附录:元器件清单
1.设计要求
本次设计任务是要求设计一个简易的数字频率计,即用数字显示被测信号频率的仪
简易数字频率计的设计
3
器,数字频率计的设计指标有:
1.测量信号:正弦信号、方波信号等周期变化的物理信号;
2.测量频率范围:OHz~9999Hz;
3.显示方式:4位十进制数显示。
2.电路工作原理
频率计总电路图如下所示:
简易数字频率计的设计
4
频率计的基本原理:通过将被测周期信号整形为同频率的方波信号后,利用555定时器组成的振荡电路所产生的频率为1Hz的标准方波,作为基准时钟,与被整形后的方波信号一起经过闸门电路处理输入计数电路,再利用74LS90N的十进制计数功能进行级联计数,计数后输入8位数据/地址锁存器74LS273N以实现锁存和清零功能,最后输入到译码显示电路中,用BCD7段译码器显示出来,这样就实现了对被测周期信号的频率测量并显示的功能。
频率计的工作原理流程图如下所示:
脉冲形成电路闸门电路
门控电路
计数译码显示电路
时间基准信号发生器
3.电路组成介绍
3.1脉冲形成电路
脉冲形成电路由信号发生器与整形电路组成,输入信号先经过限幅器,再经过施密特触发器整形,当输入信号幅度较小时,限幅器的二极管均截止,不起限副作用。由555组成的施密特触发器对经过限幅器的信号进行整形得到标准的方波信号。线路图如下所示:
简易数字频率计的设计
5
5V
5V
vcC
u17
68
C?
1uF
D3
1N4007
R5
74S1k:.
10nF
D4
21N4007
0
69
R8
S10ki.
R6R7
10k:.S2k:.
D1
1N4007
72
XFC1
D2
1N4007
照
1ki.
LM555CM
C5
70
71
75
3.2闸门电路
闸门电路的作用是控制计数器的输入脉冲,在电路中用一个与非门来实现(如下图所标注)。当标准信号(正脉冲)来到时闸门开通,被侧信号的脉冲通过闸门进入计时器计数;正脉冲结束时闸门关闭,计数器无时钟脉冲输入。
简易数字频率计的设计
6
3.3时基电路
时基电路是由555定时器构成的振荡器组成,其功能为产生标准时间为1秒的脉冲,
选取振荡器的频
其中高电平的时间为t1=1秒,低电平时间为0.25
秒。利用t1=0.7(R1+R4)C2,t2=0.7R4C2。选取CCD=100uF,则R4=3.57kQ,R1=10.7kΩ。
vee5V
vee
5V
U19A
74LSOON
vcc
23
zrs
R4
3.57k.
3
C1
10nF
0
R1
S10.7kj.
1
C2
=100uF
LM555CM
U1
WE
2m
as7
0T
2
3.4计数译码器显示电路
计数译码器显示电路由74LS90N、74LS273N、74LS47以及显示器组成。计数电路是用74LS90N十进制计数器构成,输出4位二进制数;74LS273N用来实现锁存和使计数器清零的功能,在时基电路脉冲的上升沿到来时闸门开启,计数器开始计数,在同一脉冲的下降沿到来时,闸门关闭,计数器停止计数。74LSI7为译码器,其功能是将来自74LSI73N的所存结果译码后输送到显示器。显示器的功能是将信号频率以数字形式显示出来。
计数译码器显示电路线路图如下所示:
简易数字频率计的设计
7
貌墙貌品貌
貌墙
貌品
貌贵
ve
v
u16
译码器
:
锁存器
74L8273N
vcc
veo
6V
u3
计数器
4
u10
74L847N
监器
ue
74L8273N
u
u12
vcc
监
4.电路的测试
在Multisim10.0中利用示波器测试各个分支电路的波形图,测试脉冲生成电路、时基电路等是否正常工作。
简易数字频率计的设计
8
(1)信号发生器产生的波形如下:
X
X
Time
Reverse
0.000s50.000ms
Channel_A
0.000V
Osciloscope-XSC1
Channel_B
27.152DV
(2)经整形后的待测方波信号
Osciloscope-XSC1
TimeChannel_AChannelB
n