文档详情

Cadence-Allegro中测试点追加教程.doc

发布:2025-05-20约1.65千字共6页下载文档
文本预览下载声明

Testpoint

Manufacture→testprep

手动指定在原理图中添加的测试点器件有测试点的属性:Manufacture→testprep→Manual…

Parameters…

GeneralParameters:

Pintype:

InputOutput:unknown

Anypin:allsymbolspins

AnyPnt:Anypinvia

Text:在MANUFACTURING/PROBE_BOTTOM自动生成测试点的标识说明。

Display:是否要显示。

Net-Alphabetic:当同一网络有多个测试点时,以网络名+英文字符〔A,B…〕标识

Net-Numeric:当同一网络有多个测试点时,以网络名+数字〔1,2…〕标识

stringNumeric:以指定的字符+数字依照添加的顺序标识

Bareboardtest:裸板测试

Minpadsize:规定可标记成测试点的最小焊盘直径,在这里设置为0.7mm

Allowundercomponent:是否允许在器件的正下方。

Componentrepresentation:选Assembly标示器件的大小。

PadstackSelections:不用设置。

ProbeTypes参数设置:

再逐个点击测试点器件添加测试点属性〔可先以symtype高亮〕。

手动添加smt测试点:Manufacture→testprep→Manual…

Parameters…

GeneralParameters:

PadstackSelections:

当Methodology的layer选Either时,在PadstackSelections中的TopSideTestpoint与BottomSideTestpoint才有可能都被激活〔同时受minpadsize的约束〕。

ProbeTypes:参数设置同上。

点击Trace走线添加测试点。

C.自动指定symbol焊盘作测试点:Manufacture→testprep→Automatic

Allowtestdirectlyonpad:allpadstackontheboard(includeviapadstack).

Allowpinescapeinsertion:unknown

Executemode可选Overwrite和Incremental,对于全新的.brd,一般选Incremental。

Parameters…

GeneralParameters:

Bareboardtest:裸板测试;当勾上时,以Minpadsize为限定,自动给符合条件的所有symbol焊盘添加测试点。当没勾选时,只会自动给Throughpin添加测试点。

Minpadsize:规定可标记成测试点的最小焊盘直径,在这里设置为0.7mm。

PadstackSelections:不用设置。

ProbeTypes:参数设置同上。

最后运行Generatetestpoints.

同样也可以自动指定一定大小的via焊盘作为测试点。

D.手动指定过孔为测试点:Manufacture→testprep→Manual…

Parameters…

GeneralParameters:

PadstackSelections:

ProbeTypes:参数设置同上。

当手动点击到Enable中的via时,就会用新的via来替代,并标示为测试点属性。

显示全部
相似文档