触发器与时序逻辑电路课件.ppt
1
觸發器是構成時序邏輯電路的基本邏輯部件。
它有兩個穩定的狀態:0狀態和1狀態;
在不同的輸入情況下,它可以被置成0狀
態或1狀態;
當輸入信號消失後,所置成的狀態能夠保
持不變。
所以,觸發器可以記憶1位二值信號。根據邏
輯功能的不同,觸發器可以分為RS觸發器、
D觸發器、JK觸發器、T和T´觸發器;按照
結構形式的不同,又可分為基本RS觸發器、
同步觸發器、主從觸發器和邊沿觸發器。
2
7.1.1RS觸發器
信號輸出端,Q=0、Q=1的狀態稱0狀
電態,Q=1、Q=0的狀態稱1狀態,
路QQ
組
成QQ
和SDRD
邏
輯
SDRD
符(a)电路组成(b)逻辑符号
號信號輸入端,低電平有效。
3
工作原理
RS
Q01QDDQ
010
SR
D10D
(1)RD0、SD1。由于RD0,不论Q为0还是
1,都有Q1;再由SD1、Q1可得Q0。即不论触
发器原来处于什么状态都将变成0状态,这种情况称将触
发器置0或复位。由于是在RD端加输入信号(负脉冲)将
触发器置0,所以把RD端称为触发器的置0端或复位端。
4
10RDSDQ
010
101
SD01RD
(2)RD1、SD0。由于SD0,不论Q为0还是
1,都有Q1;再由RD1、Q1可得Q0。即不论触
发器原来处于什么状态都将变成1状态,这种情况称将触
发器置1或置位。由于是在SD端加输入信号(负脉冲)将
触发器置1,所以把SD端称为触发器的置1端或置位端。
5
0110RDSDQ
010
101
不變
11
SD11RD
(3)RD1、SD1。根据与非门的逻辑功能不难推
知,当RD1、SD1时,触发器保持原有状态不变,
即原来的状态被触发器存储起来,这体现了触发器具有
记忆能力。
6
QQR