同步时序电路的设计.doc
文本预览下载声明
实验十 同步时序电路的设计
一、实验目的
1、掌握触发器组成的同步时序逻辑电路的一般设计方法;
2、掌握MSI时序逻辑器件74LS160、74LS194的逻辑功能和使用方法;
3、熟悉MSI时序逻辑器件的一般设计方法。
二、实验仪器及设备
1、直流稳压电源、数字逻辑电路实验箱、万用表、示波器
2、TTLSSI逻辑门 74LS00、74LS74、74LS76、74LS160、74LS194
三、实验内容及步骤
1、二进制计数器
试用触发器设计一个模8的同步二进制加法计数器,给出状态图、驱动方程和逻辑电路图,并完成实验验证。
二进制计数器
1、真值表: 状态转移图:
Q2 Q1 Q0 Q2n+1 Q1n+1 Q0n+1 Y 0 0 0 0 0 1 0 0 0 1 0 1 0 0 0 1 0 0 1 1 0 0 1 1 1 0 0 0 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 0 1 1 1 0 1 1 1 0 0 0 1 状态方程为:
仿真结果为:
2、模M=13的扭环计数器
下图6-1所示的一自起动扭环计数器的状态图。试用时序逻辑器件74LS94将该电路设计出来,画出逻辑电路图并完成实验验证。(要求为同步电路)
模M=13的扭环计数器
仿真结果为:
000
001
010
011
110
101
111
100
1110000
1111000
1111100
1000000
1111110
1100000
0000001
11111110000011
0111111
1110000
0000111
0000000
显示全部