数字电子技术作业题.doc
文本预览下载声明
一、填空题
1、(75)D =(1001011)B, (57.5)D = ( 111001.1)B, 2 = (267)8
(101101)原 = ( 110011)补 (001101)原 = (001101)补
2、判别竞争冒险的方法有__卡诺图_判别法和_公式法_判别法,消除冒险的办法就在逻辑代数式中增加_冗余_项。
3、时序逻辑电路任何时刻电路的输出不但取决于该时刻电路的_输入__,还取决于电路过去的_输入_。
4、时序电路中触发器的时钟信号有_电平_触发和_边沿_触发两大类。平时用得最多的触发是_边沿__触发。
5、不管同步时序还是异步时序逻辑电路的设计,其设计步骤都可以归纳为以下几步:①根据逻辑要求,作出_状态转换_图和_状态转换_表;②状态__化简_;③状态__编码_;④求出激励方程和__状态方程和输出方程__表达式;⑤画出__逻辑电路__图。6、可编程可擦写的只读存储器的英文写法是__EPROM__;PROM只读存储器能写入_1_次;而现在日常生活用得最多的是__快速闪存_存储器;存储器的存储容量为1024×16位,表示这个存储器有__10_个地址输入端,_16_个数据输出端。
7、3-8线译码器表示这个译码器有_3_个2进制输入变量,_8_个十进制输出端.
8、已知F=A+BC,则其包含_5_个最小项;当A=1,B=0时,可使F=1的是_异或_(与门或异或门或同或门中选其一填入)。
9、按逻辑功能分,触发器用得较多的有 SR_ 触发器、 JK 触发器、 D 触发器、_T 触发器4种。
二、判断题:
1、(√)对于小数点的处理方法,对于而言,浮点数的表示范围及运算精度都比定点数高。
2、(√)减去一个数等于加上这个数的补数,这就是补码的意义。
3、(√ )时序电路的Moore型电路就是一个输出函数中不包含输入变量的时序逻辑电路。
4、(Χ)时序电路中的现态就是原来的状态,就是时钟信号到来之后的电路的状态。
5、(√)三极管作为开关器件使用,截止时输出高电平,饱和时输出低电平。
6、(Χ)最利于制成集成度较高的芯片的组成器件是NMOS器件,而在数字集成电路中,TTL电路和CMOS电路应用最普遍。
三、作图题:
1、画出同步时序逻辑电路结构模型
2、分别画出计算机用的与非门、或非门、异或门、同或门的逻辑符号
计算机用的为每个图的答案为右边这一个
3、由JK、T触发器构成下图电路,试画出Q1,Q2的波形(设初态均为0)。
四、计算题:(1-6小题都各为10分。学号尾数为1、4、7的做第1、4小题;学号尾数为2、5、8、0的做第2、5小题;学号尾数为3、6、9的做第3、6小题)
1、用卡诺图将函数F=∑m(1,3,4,6,9)+∑d(5,11,12,13,14)化简成最简与或式
2、已知F=(2,3,4,7,10,11,12,13)+(0,5,8,14,15)用卡诺图求其最简与或式
3、已知F=(2,8,10,12,13,15)+(0,1,3,5,14),用卡诺图求F的最简与或式
4、
解:
5、
解:
6、
解:
五、设计题:(要求:先列出真值表,再由真值表写出逻辑表达式并化简,最后画出逻辑电路图)(学号尾数为1、4、7的做第1小题;学号尾数为2、5、8、0的做第2小题;学号尾数为3、6、9的做第3小题)
1、设计一多数表决电路。要求 A 、 B 、 C 三人中只要有半数以上同意,则决议就能通过。但 A 还具有否决权,即只要 A 不同意,即使多数人意见也不能通过。
2、有一火灾报警系统,设有烟感、温感和紫外线光感三种类型的火灾探测器。为了防止误报警,只有当其中有两种或两种以上类型的探测器发出火灾检测信号时,报警系统才产生报警控制信号。试设计一个产生报警控制信号的电路
3、某足球评委会由一位教练和三位球迷组成,对裁判员的判罚进行表决。当满足以下条件时表示同意:有三人或三人以上同意,或者有两人同意,但其中一人是教练。试设计这个表决电路。
六、分析题:(学号尾数为1、4、7的做第3小题;学号尾数为2、5、8、0的做第2小题;学号尾数为3、6、9的做第1小题)
1、如下图所示的同步时序逻辑电路,分析该电路图的逻辑功能
解略
2、如下图所示的同步时序逻辑电路,分析该电路图的逻辑功能
解略
3、如下图所示的异步时序逻辑电路,分析该电路图的逻辑功能
解略。
显示全部