【EDA】组合电路VHDL设计.ppt
文本预览下载声明
3.5 乘法器及其VHDL表述 3.5.1 统计位矢中含1个数的电路模块设计 3.5 乘法器及其VHDL表述 3.5.2 FOR_LOOP循环语句用法 3.5 乘法器及其VHDL表述 3.5.2 FOR_LOOP循环语句用法 3.5 乘法器及其VHDL表述 3.5.3 移位相加型乘法器的VHDL表述方法 3.5 乘法器及其VHDL表述 3.5.4 GENERIC参数定义语句 3.5 乘法器及其VHDL表述 3.5.5 整数数据类型 3.5 乘法器及其VHDL表述 3.5.6 省略赋值操作符 3.5 乘法器及其VHDL表述 3.5.7 移位操作符 3.5 乘法器及其VHDL表述 3.5.8 各类运算操作对数据类型的要求 3.5 乘法器及其VHDL表述 3.5.8 各类运算操作对数据类型的要求 3.5 乘法器及其VHDL表述 3.5.8 各类运算操作对数据类型的要求 3.5 乘法器及其VHDL表述 3.5.8 各类运算操作对数据类型的要求 3.5 乘法器及其VHDL表述 3.5.8 各类运算操作对数据类型的要求 3.5 乘法器及其VHDL表述 3.5.8 各类运算操作对数据类型的要求 3.5 乘法器及其VHDL表述 3.5.8 各类运算操作对数据类型的要求 3.5 乘法器及其VHDL表述 3.5.8 各类运算操作对数据类型的要求 3.5 乘法器及其VHDL表述 3.5.9 数据类型转换函数 3.5 乘法器及其VHDL表述 3.5.9 数据类型转换函数 3.5 乘法器及其VHDL表述 3.5.9 数据类型转换函数 3.5 乘法器及其VHDL表述 3.5.9 数据类型转换函数 3.5 乘法器及其VHDL表述 3.5.9 数据类型转换函数 3.5 乘法器及其VHDL表述 3.5.10 GENERIC参数传递映射语句 习 题 习 题 第3章 组合电路的VHDL设计 3.1 多路选择器及其VHDL描述 3.1 多路选择器及其VHDL描述 3.1 多路选择器及其VHDL描述 1. 条件语句 2. 数据类型 3. 进程语句和顺序语句 4. 端口语句和端口信号名 3.1 多路选择器及其VHDL描述 5. 端口模式 6.关键字 7.标识符 3.2 半加器及其VHDL描述 3.2 半加器及其VHDL描述 3.2 半加器及其VHDL描述 1. 实体表达与实体名 3.2 半加器及其VHDL描述 2. 结构体表达 3.2 半加器及其VHDL描述 3. 标准逻辑位数据类型STD_LOGIC 3.2 半加器及其VHDL描述 4. 赋值符号和逻辑操作符 3.2 半加器及其VHDL描述 5. 设计库和标准程序包 3.2 半加器及其VHDL描述 6.文件取名和存盘 7.规范的程序书写格式 3.3 四选一多路选择器及其VHDL描述 3.3.1 四选一多路选择器及CASE语句表述方式 3.3 四选一多路选择器及其VHDL描述 3.3.1 四选一多路选择器及CASE语句表述方式 3.3 四选一多路选择器及其VHDL描述 3.3.2 CASE语句 3.3 四选一多路选择器及其VHDL描述 3.3.2 CASE语句 3.3 四选一多路选择器及其VHDL描述 3.3.2 CASE语句 3.3 四选一多路选择器及其VHDL描述 3.3.3 IEEE库预定义标准逻辑位与矢量 3.3 四选一多路选择器及其VHDL描述 3.3.4 其他预定义标准数据类型 3.3 四选一多路选择器及其VHDL描述 3.3.5 信号定义和数据对象 3.3.6 并置操作符 ? 3.3 四选一多路选择器及其VHDL描述 3.3.7 四选一多路选择器的VHDL不同描述方式 3.3 四选一多路选择器及其VHDL描述 1. WHEN_ELSE条件信号赋值语句 3.3 四选一多路选择器及其VHDL描述 2. 选择信号赋值语句 3.4 全加器及其VHDL表述 3.4.1 全加器设计及例化语句应用 3.4 全加器及其VHDL表述 3.4.1 全加器设计及例化语句应用 3.4 全加器及其VHDL表述 3.4.1 全加器设计及例化语句应用 3.4 全加器及其VHDL表述 3.4.2 VHDL例化语句 3.4 全加器及其VHDL表述 3.4.3 8位加法器设计及算术操作符应用 3.4 全加器及其VHDL表述 3.4.3 8位加法器设计及算术操作符应用
显示全部