第三章 内存储器.ppt
文本预览下载声明
第三章 内存储器 本章学习目标 存储器层次结构 3.1.1 ROM 3.1.1 ROM 3.1.1 ROM 3.1.1 ROM 3.1.1 ROM 3.1.1 ROM 3.1.1 ROM 3.1.2 SRAM 3.1.2 SRAM 3.1.2 SRAM 3.1.3 DRAM 3.1.3 DRAM 3.1.3 DRAM 3.1.3 DRAM 4164框图 3.1.4 RAM新技术 3.1.5 闪存(Flash Memory) 3.1.5 闪存 3.1.5 闪存 3.2 存储器地址空间的硬件组织 3.2.1 16位CPU中存储器地址空间 8086中存储器的组成 对准 非对准 3.2.2 32位CPU中存储器地址空间 3.3 PC/XT存储器子系统 3.3.1 和 生成电路 1.PROM:24S10的I/O关系(256X4位的ROM) 3.3.1 行选信号和列选信号生成电路 0ns Addrsel为0 60ns Addrsel为1 3.3.2 RAM电路 3.3.3 奇偶校验电路 3.4 奔腾机存储器子系统 地址分配 作 业 题 3.2.2 32位CPU中存储器地址间的硬件组织 A31~A2, 3~ 0,寻址4GB,4个体Bank3~Bank0 高30位地址( A31~A2)相同的字和双字是对准字和对准双字,存取需1个总线周期; 非对准字和非对准双字的存取需2个总线周期,第1个总线周期起始于 0=0。 非对准双字的数据传送 PC/XT机中RAM子系统采用4164(64KX1)DRAM芯片,有4组芯片,每组9片,其中8片构成64KB容量的存储器,1片用于奇偶校验,4组DRAM芯片构成XT机系统板上256KB容量的内存。 S1,S2为输出控制端,当S2S1=“LL”时,Q3~Q0有输出。 A7 A6 A5 A4 A3 A2 A1 A0 Q3 Q2 Q1 Q0 地址范围 E2-4 E2-2 SW4 SW3 A19 A18 A17 A16 空 B A RAM选择 1 1 0 0 0 0 0 0(F0) 1 0 0 1(9) 00000-0FFFFH 系统板 RAM64KB 1 1 0 1 0 0 0 0(F0) 1 0 0 1(9) 00000-0FFFFH 系统板 RAM128KB 0 1(F1) 1 0 1 1(B) 10000-1FFFFH 1 1 1 0 0 0 0 0(F0) 1 0 0 1(9) 00000-0FFFFH 0 1(F1) 1 0 1 1(B) 10000-1FFFFH 系统板 RAM192KB 1 0(F2) 1 1 0 1(D) 20000-2FFFFH 1 1 1 1 0 0 0 0(F0) 1 0 0 1(9) 00000-0FFFFH 0 1(F1) 1 0 1 1(B) 10000-1FFFFH 1 0(F2) 1 1 0 1(D) 20000-2FFFFH 系统板 RAM256KB 1 1(F3) 1 1 1 1(F) 30000-3FFFFH 2.行选 3~ 0 R/W G1: / 有效 与 C B A i 2A: 无效(非刷新) 1 0 0
显示全部