文档详情

verilogEDA数字秒表设计quartus..doc

发布:2017-01-05约6.2千字共11页下载文档
文本预览下载声明
课 程 考 查 报 告 课程名称 EDA技术 题目名称 数字电子钟 学生学院 信息工程学院 专业班级 通信工程09(1)班 学 号 310900xx 学生姓名 陈 XX 任课教师 李学易 2013 年 12月 27日 电子钟 设计目的: 根据实验板的资源和利用Quartus II软件编译、仿真可以实现电子钟的数字系统设计。 设计内容: 数字电子钟的功能: 时钟显示功能(显示时、分、秒) 时钟调整功能 (小时、分钟的校准) 闹钟设置功能 设计方案: 根据程序设计需要,信号的定义如下: Clk:标准时钟信号,频率为4Hz Clk_1k:产生闹铃声、报时声的时钟信号,频率为1024Hz Mode:功能控制信号,为0:计时功能;1:闹钟功能;2:手动校时功能 Turn:接按键,在手动校时功能时,选择的是校准小时,还是分钟; 若长时间按该键,可使秒信号清零 Change:接按键,在手动校时时,每按一次,计数器加一 若长按,则连续快速加一 Hour,min,sec:此三信号分别输出并显示时、分、秒信号 Alert:输出到扬声器的信号,产生闹钟音和报时音; 闹钟音为持续20秒的“嘀嘀嘀”音,若按住change键,则可屏蔽该音; 报时音为“嘀嘀嘀嘀 嘟”四短一长音。 Ld_alert:接发光二极管,指示是否设置了闹钟功能 Ld_hour:接发光二极管,指示当前调整的是小时信号 Ld_min:接发光二极管,指示当前调整的是分钟信号 实验结果: 时序仿真图: RTL图: 心得体会: 经过一周的EDA课程设计,对用verilog语言设计数字系统有了一定认识。设计过程当然有点累,可是当完成这个设计时,内心是无比的高兴。通过这次的课程设计,很好地把课堂理论和实践结合起来,认识更深刻了。设计中遇到过很多问题,这时耐心、细心是不可缺少的,通过查阅网上资料和其他参考文献以及和别人交流,最终都把问题解决了。当然其中也缺少不了庞老师的耐心指导,在此,感谢庞老师的教导! 参考文献: 《Verilog数字系统设计教程》 第2版 夏宇闻编著 《Verilog的135个经典设计实例》 王金明编著 源代码: module digital_watch(clk,clk_1k,mode,change,turn,alert,hour,min,sec, LD_alert,LD_hour,LD_min); input clk,clk_1k,mode,change,turn; output alert,LD_alert,LD_hour,LD_min; output[7:0] hour,min,sec; reg[7:0] hour,min,sec,hour1,min1,sec1,ahour,amin; reg[1:0] m,fm,num1,num2,num3,num4; reg[1:0] loop1,loop2,loop3,loop4,sound; reg LD_hour,LD_min; reg clk_1Hz,clk_2Hz,minclk,hclk; reg alert1,alert2,ear; reg count1,count2,counta,countb; wire ct1,ct2,cta,ctb,m_clk,h_clk; always @(posedge clk) begin clk_2Hz=~clk_2Hz; if(sound==3) begin sound=0; ear=1; end //ear 信号用于产生或屏蔽声音 else begin sound=sound+1; ear=0; end end always @(posedge clk_2Hz) //由4Hz 的输入时钟产生1Hz 的时基信号 clk_1Hz=~clk_1Hz; always @(posedge mode) //mode 信号控制系统在三种功
显示全部
相似文档