文档详情

4.2 主存储器.pdf

发布:2017-06-04约7.22万字共95页下载文档
文本预览下载声明
4.2 主存储器 一、概述 1. 主存的基本组成 读 数据总线 写 存储体 … 电 … MDR 路 … 驱动器 … 控制电路 译码器 … 读 写 MAR 2015/4/21 地址总线 哈尔滨工业大学 刘宏伟 10 2. 主存和CPU 的联系 4.2 数据总线 MDR 读 CPU 写 主 存 地址总线 MAR 2015/4/21 哈尔滨工业大学 刘宏伟 11 3. 主存中存储单元地址的分配 4.2 这个数据如何在主存储器中进行存储? 高位字节地址为字地址 低位字节地址为字地址 字地址 字节地址 字地址 字节地址 0 12 34 56 78 0 78 56 34 12 4 4 8 8 大端、大尾方式 小端、小尾方式 设地址线24 根 按字节寻址 224 = 16 MB 若字长为16 位 按 字 寻址 8 MW 若字长为32 位 按 字 寻址 4 MW 2015/4/21 哈尔滨工业大学 刘宏伟 12 4. 主存的技术指标 4.2 (1) 存储容量 主存存放二进制代码的总位数 (2) 存储速度 • 存取时间 存储器的访问时间 读出时间 写入时间 • 存取周期 连续两次独立的存储器操作 (读或写)所需的最小间隔时间 读周期 写周期 (3) 存储器的带宽 位/秒 2015/4/21 哈尔滨工业大学 刘宏伟 13 4.2 主存储器 • 一、概述 •二、半导体存储芯片简介 • 三、随机存取存储器( RAM ) • 四、只读存储器(ROM ) • 五、存储器与CPU 的连接 • 六、存储器的校验 • 七、提高访存速度的措施 4.2 主存储器——半导体芯片简介 • 1. 半导体存储芯片的基本结构 • 2. 半导体存储芯片的译码驱动方式 线选法 重合法 二、半导体存储芯片简介 4.2 1. 半导体存储芯片的基本结构 地 译 存
显示全部
相似文档