文档详情

基于FPGA数字式频率计设计.doc

发布:2017-02-10约2.36万字共36页下载文档
文本预览下载声明
电 子 科 技 大 学 实 验 报 告 实验科目: XX电子技术综合实验 指导教师: XXXX 实验地点: XXXX 学生姓名: XXXX 学 号: XXXX 基于FPGA数字式频率计设计 摘 要 本文介绍了频率计的基本原理和相应的测量方案,数字频率计由放大整形电路、闸门选择电路、分频器电路、门控电路、十进制计数器电路、锁存器电路和扫描显示控制译码系统组成。通过放大整形电路被测信号变成脉冲信号,而闸门选择电路产生不同开通时间T,由分频器电路提供时基信号,作为时间基准。门控电路产生闸门开通、计数器清零和锁存器的锁存信号,计数器将被
显示全部
相似文档