文档详情

学士学位论文___多功能数字钟电路设计.doc

发布:2017-01-18约1.07千字共18页下载文档
文本预览下载声明
电子技术课程设计报告 —— 多功能数字钟电路设计 目录 一、 任务及要求 - 1 - (一) 设计要求 - 1 - (二) 设计指标 - 1 - 二、 数字钟的构成 - 1 - 三、 单元电路的设计 - 2 - (一) 秒脉冲产生电路 - 2 - (二) 计数器电路 - 5 - (三) 译码显示电路 - 7 - (四) 校时、校分电路 - 10 - (五) 整点报时电路 - 11 - (六) 闹钟电路 - 11 - 四、 元器件清单 - 12 - 五、 总电路图 - 13 - 六、 电路仿真 - 14 - (一) 开始状态 - 14 - (二) 校时、校分功能 - 14 - (三) 满六十秒向分钟进位状态 - 15 - (四) 满六十分向小时进位 - 15 - 七、 个人小结 - 16 - 任务及要求 设计要求 利用中规模数字集成器件设计、实现所需电路。 在Multisim,Pspice或其它EDA软件上对功能电路进行仿真、调试和完善。 设计指标 时间以24小时为一个周期; 数值显示时、分、秒; 有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间; 具有整点报时功能,当时间到达整点前5秒进行蜂鸣报时; 具有闹钟功能,当时间到达预设的时间进行蜂鸣闹铃; 为了保证计时的稳定及准确须由石英晶体振荡器提供时间基准信号。 数字钟的构成 数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ 时间信号必须做到准确稳定,通常使用石英晶体振荡器电路构成数字钟。 数字式计时器应由秒发生装置、计秒,计分,计时部分、时间显示部分、时间校正和闹钟报时等几部分组成。所涉及的电子器件主要有振荡器、加法计数器、译码器、显示器、寄存器、比较器等。其中,振荡器组成标准秒信号发生器;由不同进制的计数器、译码器和显示器组成计时,显示系统;寄存器和比较器构成定点报时系统。其结构原理图如下: 图片 1 图片 2 图片 3 图片 4 图片 5 图片 6 图片 7 图片 8 图片 9 图片 10 图片 11 图片 12 图片 13 图片 14 图片 15 图片 16 图片 17 图片 18 图片 19 图片 20 图片 21 图片 22 图片 23 图片 24 上海大学 - 1 - - 16 -
显示全部
相似文档