文档详情

第2章可编程逻辑器件的发展与应用.ppt

发布:2016-05-09约小于1千字共19页下载文档
文本预览下载声明
第2章 FPGA/CPLD结构与应用 第2章 FPGA/CPLD结构与应用 FPGA (Field Programmable Gate Array) CPLD (Complex Programmable Logic Device) 2.1 概 述 2.1.1 可编程逻辑器件的发展历程 2.1.2 可编程逻辑器件的分类 2.2 简单PLD原理 2.2.1 电路符号表示 2.2.1 电路符号表示 2.2.2 PROM PROM基本结构: 2.2.2 PROM PROM的逻辑阵列结构 2.2.2 PROM 2.2.3 PLA 2.2.4 PAL 2.2.4 PAL 2.2.5 GAL 2.2.5 GAL GAL16V8 2.3 CPLD结构与工作原理 (1) 逻辑阵列块(LAB) 2.3 CPLD结构与工作原理 *第二章 图2-1 基本PLD器件的原理结构图 70年代 80年代 90年代 PROM 和PLA 器件 改进的 PLA 器件 GAL器件 FPGA器件 EPLD 器件 CPLD器件 内嵌复杂 功能模块 的SoPC 按集成度(PLD)分类 常用逻辑门符号与现有国标符号的对照 PLD的互补缓冲器 PLD的互补输入 PLD中与阵列表示 PLD中或阵列的表示 阵列线连接表示 其逻辑函数是: 逻辑函数表示: PROM表达的PLD图阵列 PLA与 PROM的比较 PAL结构: PAL的常用表示: PAL16V8的部分结构图 GAL16V8的结构图 GAL: General Array Logic Device 最多有8个或项,每个或项最多有32个与项 EPLD Erasable Programmable Logic Device 2.3 CPLD结构与工作原理 图3-26 MAX7000系列的单个宏单元结构 PRN CLRN ENA 逻辑阵列 全局 清零 共享 逻辑 扩展项 清零 时钟 清零选择 寄存器旁路 并行 扩展项 通往 I/O 模块 通往 PIA 乘积项选择矩阵 来自 I/O引脚 全局 时钟 Q D EN 来自 PIA的 36个信号 快速输入选择 2 MAX7128S的结构
显示全部
相似文档