verilog语言代码设计规范.doc
文本预览下载声明
verilog语言代码设计规范
2011年12月
目录
一、规范适用范围 4
1.1项目适用范围 4
1.2人员适用范围 4
1.3编码设计的成果形式 4
二、代码书写规范 5
2.1模块说明书写规范 5
2.1模块注释书写规范 5
2.3变量名称书写规范 6
2.4代码结构书写规范 7
三、使用verilog语言的语法范围 8
3.1设计RTL代码的语法范围 8
3.2设计仿真代码的语法范围 10
四、使用verilog语言的结构范围 11
4.1系统设计文件的形式与使用方法 11
4.2模块结构划分的标准 12
4.3组合逻辑的代码风格 13
4.4时序逻辑的代码风格 21
4.5仿真代码的代码风格 27
五、使用受限范围内的语法或结构要进行的申请过程 32
5.1受限的语法与结构 32
5.2批准使用的程序 32
二、代码书写规范
2.1模块说明书写规范
在开始子模块设计时,必须对子模块的基本信息给予说明。说明的位置一般在设计的开头,使用注释的形式用(/* */)说明该设计的作者、编写日期、版本号、在系统中的层次位置、基本功能描述等。其形式如下所示:
说明的内容要简洁清晰。使用/* */对将说明部分括起来是为了与普通注释相区别。
2.1模块注释书写规范
注释对项目团队关于设计的交流至关重要,好的设计总是会在恰当的地方对语句或变量予以说明,没有注释的设计不是真正的工业级设计,通篇的注释同没有注释一样糟糕,会将代码淹没在无用的注释之中。这一节给出书写注释的规范。
如果设计中出现了一个新的变量,那么必须对这个新变量给予注释,对变量的注释应该放在变量的定义之前,注释应该说明变量的物理意义或作用。其形式如下:
如果设计中的某块结构属于作者的创新或设计中很关键的部分,作者应该对这种结构的物理含义予以简要说明。注释在语句或结构的前一行开始写如:
2.3变量名称书写规范
verilog语言规定了各种类型的标志符的格式,作为规范我们对用户自定义的各种变量的命名方法及书写格式加以约束。变量一般指模块(或设计)名、端口名、连线名、参照名、单元名以及内部寄存器名。首先变量名必须能表达实际的物理意义,如果需要几个单词来表示,那么单词之间用一个“_”分隔。变量名不宜过长,一般不要超过16个字符否则书写的效率会下降,因此变量名应该尽量使用单词的缩略写法,完整的含义应在注释中给予说明。我们规定常量参数一律使用大写字母表示,变量的名称一律用小写字母a~z、数字0~9或下划线_表示,变量首字符一律用字母。模块名(或设计名)应该与文件名一致,一个文件只应包含一个模块。它是模块功能的缩略表达。端口名应与该端口实际的物理意义相一致。连线是对内部单元(实例)引脚间进行连接的物理线或是对组合逻辑输出端口、组合逻辑单元输出端进行赋值运算的输入线。连线名应该有确定的连接对象或是有确定的信号物理意义,所以针对单元引脚连接的连线它的名称应该表明所连接单元的名称,如timing_alu表示时序发生器发出的控制信号连接ALU部件的控制端。针对为输出端做赋值运算的输入连线它的名字应该表达相应的物理意义,绝不要使用通用名如:a,b,c这样的名字。这类连线适当的名称如:add_a,add_b。参照名就是一个单元或实例参考的库标准单元或原始设计名,所以它的名字与库单元或模块名相同。单元与实例在synopsys的DC工具中是不加区分的,这里也等同看待,它的名字可以用参照名为头后加数字予以标识。如alu1、acc1等。如果设计的内部有中间级寄存器,那么寄存器以实际的物理意义进行命名,比如在乘法器中为分割关键路径引入的中间级寄存器可以命名为pipeline1_out等。
2.4代码结构书写规范
好的代码结构可以清晰的看出设计的层次关系,进而使结构与设计者所要表达的逻辑意图一致,方便纠错和交流。代码最基本的结构有平行结构和层次结构,他们反映了代码的隶属关系,我们规定注释语句与语句块是一个层次的,这意味着对模块的注释行(以//开头)必须在一行的顶头开始写。其他语句的层次低于模块定义和注释,那么其他语句至少要向后缩退四个空格。语句块中的语句低于语句块的定义,例如:
always @(posedge clk)
begin
out = in;
end
//end always
语句块中的语句块和其他语句是同级的。语句块结束应该有注释说明结束的语句块的名称
例如:
always @(posedge clk1 negedge clear)
begin
if(!clear)
begin
out = 6b000000;
end
else
begin
case(addr)
`SFR_A:
显示全部