[信息与通信]Matlab系统级仿真4.pdf
文本预览下载声明
MATLAB系统级仿真分析
MATLAB系统级仿真分析
高海霞
高海霞
Tel
Email:hxgao@mail.xidian.edu.cn
EE141 数字逻辑电路仿真
MATLAB系统级仿真分析
4. 数字逻辑电路仿真
4. 数字逻辑电路仿真
4.1 组合逻辑电路仿真
4.1 组合逻辑电路仿真
4.2 时序逻辑电路仿真
4.2 时序逻辑电路仿真
EE141 数字逻辑电路仿真
MATLAB系统级仿真分析
4.1 组合逻辑电路仿真
4.1 组合逻辑电路仿真
组合逻辑电路:相对于时序逻辑电路而言,在结构上
由各种逻辑门构成,它不包含记忆功能器件;在任何
给定时刻的输出值仅与该时刻电路的输入值有关,而
与过去的输入状态无关。
常用的组合逻辑电路:半加器、全加器、比较器、编
码器、译码器、数据选择器、数据分配器、奇偶校验
器等。
EE141 数字逻辑电路仿真
MATLAB系统级仿真分析
编码器
编码器
编码:用二进制代码表示具有某种特定含义信号的过程。执行编码功能的电
路称为编码器。编码器有n个输入端X ~X ,有m个输出端Z ~Z 。
0 n-1 0 m-1
例1:利用Simulink模块搭建一个8线-3线二进制编码器的仿真模型。
模型分析:8-3编码器的真值表如下表所示
X X X X X X X X Z Z Z
0 1 2 3 4 5 6 7 2 1 0
1 0 0 0 0 0 0 0 0 0 0
0 1 0 0 0 0 0 0 0 0 1
0 0 1 0 0 0 0 0 0 1 0
0 0 0 1 0 0 0 0 0 1 1
0 0 0 0 1 0 0 0 1 0 0
0 0 0 0 0 1 0 0 1 0 1
0 0 0 0 0 0 1 0 1 1 0
0 0 0 0 0 0 0 1 1 1 1
EE141 数字逻辑电路仿真
MATLAB系统级仿真分析
根据真值表可以得出输出的逻辑表达式:
Z =X +X +X +X ,Z =X +X +X +X ,Z =X +X +X +X ,
2 4 5 6
显示全部