文档详情

毕业设计《电子时钟制作》.doc

发布:2017-09-17约4.43千字共17页下载文档
文本预览下载声明
XX学院 毕业设计(论文) 题 目 系(分院) 学生姓名 学 号 专业名称 指导教师 年 月 日 XX学院 系(分院) 毕业设计(论文)任务书 姓 名 专 业 班 级 毕业设计(论文) 题 目 毕业设计(论文)选题的目的与意义 毕业设计(论文)的资料收集情况(含指定参考资料) 毕业设计(论文)工作进度计划 接受任务日期 年 月 日 要求完成日期 年 月 日 学 生签名: 年 月 日 指导教师签名: 年 月 日 系(分院) 主任(院长)签名: 年 月 日 目录 一、设计目的方案…………………………………………………..3 二、设计原理图框图…………………………………………………4 三、时钟分频电路…………………………………………………5-8 四、调时消抖电路………………………………………… …. 9-12 五、编码译码显示电路…………………………………………13-14 六、整点报时电路…………………………………………………15 七、DXP总电路图………………………………………………...16 八、PCB板电路图…………………………………………………17 九、Multisim 10 仿真电路图………………………………………18 十、总结………………………………………………………….19 附录:元件清单…………………………………………………20 一、设计目的 1. 熟悉集成电路的引脚安排。 2. 掌握各芯片的逻辑功能及使用方法。 3. 了解面包板结构及其接线方法。 4. 了解数字钟的组成及工作原理。 5. 熟悉数字钟的设计与制作。 二、设计 1.设计指标 时间以24小时为一个周期; 显示时、分、秒; 有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间;计时过程具有报时功能,当时间到达整点前秒进行蜂鸣报时; 为了保证计时的稳定及准确须由晶体振荡器提供表针时间基准信号。2.设计要求 画出电路原理图(或仿真电路图); 元器件及参数选择; 电路仿真与调试; .编写设计报告 写出设计与制作的全过程,附上有关资料和图纸,有心得会 三、设计原理及其框图 1.数字钟的构成 数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟。 图所示为数字钟的一般构成框图    晶体振荡器电路给数字钟提供一个频率稳定准确的32768Hz的方波信号,可保证数字钟的走时准确及稳定。不管是指针式的电子钟还是数字显示的电子钟都使用了晶体振荡器电路。 该电路产生的脉冲周期的计算公式为:T! (R 1+2R 2)C ln2≈0.7(R 1+2R 2)C 将图中电阻(R)、电容(C)元件的参数代入上式, 可得脉冲周期为T ≈0.987 s, 与标准值误 差为-1.3%。这样一天下来, 该数字钟就要快1 123 s, 将近19 min。另外, 由于电阻、电容生产工艺的限制, 它们本身的实际值与标称值之间也存在着比较大的误差。可见, 用该电路产生的秒信号的准确度是较低的。另外, 该电路产生的秒信号的稳定性比较差, 在接线的过程中, 有时会出现电路停振, 没有信号输出的现象; 或者输出信号不够强, 一将时、分、秒计数器连接起来, 输出脉冲的幅值明显下降, 频率增大。 用晶振+分频电路构成秒信号电路 为了提高秒信号准确性和稳定性, 利用石英晶体来构成振荡电路。由于石英晶体的选频特性 非常好, 只有某一频率点的信号可以通过它, 其它频率段的信号均会被它所衰减, 而且, 振荡信号的频率与振荡电路中的R、C元件的数值无关。 因此, 这种振荡电路输出的是准确度极高的信号。然后再利用分频电路, 将其输出信号转变为秒信号, 其组成框图如图2。 其中, 晶体振荡电路采用图3所示电路。 该电路所用晶振的标称值为32 768 Hz, 振荡信号经过两个非门G1、G2后输出的是标准的、频率为32 768 Hz的矩形波信号。分频电路采用14位二进制串行计数
显示全部
相似文档