第三章 VHDL的语言要素课件.ppt
文本预览下载声明
8.10 LPM的VHDL文本方式调用 8.10.1 AD采样系统顶层电路设计 图8-3 ADC0809采样电路系统 8.10.2 编辑LPM_FIFO设计实体 图8-4 生成或修改一个定制的巨功能块 选择LPM巨功能块编辑器 选择建立一个巨功能块 最后按键NEXT 图8-5 用VHDL定制LPM_FIFO,文件名:fifo2.vhd 选择功能块类型 选择建立FIFO功能块 选择巨功能表达语言为VHDL 在选定的目录中确定生成 的功能块的文件名:fifo2.vhd 图8-6 选择FIFO数据位宽为8,深度为512 图8-7 fifo端口设置 选择含溢出标志输出 含异步清零 图8-8 选择在读请求信号有效后数据输出 选择同步工作模式 图8-9 选择Area优化方式 选择优化方式 选择使用EAB设计fifo 图8-10 单击“Finish”后完成fifo2.vhd的定制 8.10.3 LPM_FIFO定制文件仿真测试 将编制好的输出文件设置成工程 打开文件 原文件 选目标器件 8.10.3 LPM_FIFO定制文件仿真测试 【例8-24】 LIBRARY ieee; USE ieee.std_logic_1164.all; ENTITY fifo2 IS PORT(data : IN STD_LOGIC_VECTOR (7 DOWNTO 0); --输入数据 wrreq : IN STD_LOGIC ; --写入请求 rdreq : IN STD_LOGIC ; --读出请求 clock : IN STD_LOGIC ; --工作时钟 aclr : IN STD_LOGIC ; --异步清0 q : OUT STD_LOGIC_VECTOR (7 DOWNTO 0); --数据输出 full : OUT STD_LOGIC ); --溢出标志 END fifo2; ARCHITECTURE SYN OF fifo2 IS SIGNAL sub_wire0 : STD_LOGIC_VECTOR (7 DOWNTO 0); SIGNAL sub_wire1 : STD_LOGIC ; COMPONENT lpm_fifo --调用LPM_FIFO声明 GENERIC (lpm_width :NATURAL; --类属 数据宽度 自然数数据类型 lpm_numwords :NATURAL; --类属 数据深度 自然数数据类型 接下页 lpm_widthu :NATURAL; --类属 地址宽度 自然数数据类型 lpm_showahead :STRING; --类属 数据读出方式 字符串数据类型 lpm_hint : STRING ); --类属 优化方式 字符串数据类型 PORT ( rdreq : IN STD_LOGIC ; aclr : IN STD_LOGIC ; clock : IN STD_LOGIC ; q : OUT STD_LOGIC_VECTOR (7 DOWNTO 0); wrreq : IN STD_LOGIC ; data : IN STD_LOGIC_VECTOR (7 DOWNTO 0); full : OUT STD_LOGIC ); END COMPONENT; BEGIN q = sub_wire0(7 DOWNTO 0); full = sub_wire1; lpm_fifo_component : lpm_fifo GENERIC MAP ( LPM_WIDTH = 8, --类属映射语句,数据宽度8位 LPM_NU
显示全部