高速高密板布线操作手册.pdf
文本预览下载声明
高速高密度布线Demo
本操作手册,将带领您一步一步地在示例数据中完成高速高密板布线功能的
操作;本操作手册中涵盖的高速高密板布线功能集包括:BGA 器件的扇出后逃逸
式布线、差分布线器、总线布线器、单线和差分线的交互式长度调节;
1. 启动Windows 操作系统,在开始系统菜单中,点击Altium Designer 图标,
打开Altium Designer
2. 在Altium Designer 下拉菜单Flie 中,点击Open ;然后在弹出的Choose
Document to Open 对话框中,浏览至‘NBP8 Xilinx Virtex-II Pro BGA456 Rev1.01’
项目所存放的目录,并选择PCB 项目文件‘NBP8 Xilinx Virtex-II Pro BGA456
Rev1.01.PrjPcb’ ,然后点击Open 按键,打开此PCB 项目
3. 在Projects 面板中,双击‘NBP8 Xilinx Virtex-II Pro BGA456 Rev1.01.PcbDoc’ ,
打开该PCB 文件
4. 该设计数据是Altium 公司自主设计的一款板卡,板上的核心器件U1 是一款
管脚数量为456 脚BGA 封装的FPGA 芯片:
5. 针对这样一款中等规模BGA 封装的芯片,在进行Layouy 时,试想一下,工
程师需要手动添加近300 个过孔,不仅非常麻烦,而且添加的过孔可能不
能很好的对齐
应用Altium Designer 的扇出后逃逸式布线功能,可以高效地解决这一
问题。右键点击U1,在右键菜单中选择Component ActionsFanout
Component 命令
6. 在弹出的Fanout Options 对话框中,勾选第三项‘Include escape routes after
fanout completion‘,然后点击OK 按键
7. 经过约2 秒钟的等待,U1 已经自动进行扇出,并根据飞线的方向,自动将
走线引到U1 的边缘
可以应用快捷键’Shift + S ’,对Altium Designer 进行单层显示模式的切
换,这样可以更清晰地逐层观察扇出后逃逸式布线的结果
8. 当设计中遇到差分信号线的时候,工程师需要保证差分信号的正负信号线基
本等长,并要保证正负信号线彼此靠近达到耦合的目的;
点击Altium Designer 下拉菜单PlaceInteractive Differential Pair Routing
命令后,会发现预先定义好的四组差分信号已经高亮显示:
9. 点击其中一路差分信号的一段,会发现正负信号线好像一条线一样引了出来;
并且在当前命令状态内,点击键盘上的F1 键,与当前命令相关的快捷键都
会在弹出的‘Graphical Editing Hot key List‘显示出来
10. 针对设计中的一些BUS 线,走线是非常有规律的,此时可以应用Altium
Designer 中的总线布线功能,高效地完成Layout 工作;
选中U3 的25-32 管脚,(可以用按住Ctrl 键,然后按住鼠标左键进行
框选的方式;也可以用按住Shift 键,然后用鼠标左键依次点选的方式),
然后选择下拉菜单PlaceInteractive Multi-Routing 命令,在U3 右侧空白处
点击鼠标左键,会发现这8 条线就像一条线一样引了出来;然后应用Altium
Designer 的自动终结功能,按住Ctrl 键,单击鼠标左键,这8 条线会自动与
U1 进行连接
11. 针对上一步中的8 条总线,在时序上要求同一时钟周期触发,因此需要对
各条线进行长度控制与调整;点击下拉菜单ToolsInteractive Length Tuning
命令后,鼠标变成十字光标;点击其中一条线,然后点击键盘上的 Tab 键,
进入交互式长度调节命令的配置窗口,请参考下图配置 (From Net 处可以
选择8 条线中最长的SRAM0_A10 ):
12. 退出配置窗口后,在Altium Designer 中,左右拖拽鼠标,并配合F1 中快捷
键的使用,将各条线的长度向S
显示全部