文档详情

LCD控制器详细配置.pdf

发布:2018-01-02约5.25千字共8页下载文档
文本预览下载声明
2440LCD 控制器详细配置 2009-07-27 13:12:03 S3c2440ALCD 控制器配置实例 本文所用的是东华TFT 液晶屏(WXCAT35),配置为常用的 16BPP(5:6:5)模式。 先看一下TFT 屏的操作时序图: 图一 一般TFT 型LCD 时序图 外部引脚信号: VSYNC: 垂直同步信号,表示扫描 1 帧的开始。 HSYNC: 水平同步信号,表示扫描 1 行的开始。 VDEN:数据使能信号。 VD[23:0] : LCD 像素数据输出端口。 VCLK:像素时钟信号。 寄存器参数: VSPW:垂直同步信号的脉宽,单位为1 行(Line)的时间。 VFPD: 垂直同步信号的前肩,单位为 1 行(Line)的时间。 VBPD: 垂直同步信号的后肩,单位为 1 行(Line)的时间。 LINEVAL :垂直显示尺寸-1,即屏行宽-1。 HBPD:水平同步信号的后肩,单位为1VCLK 的时间。 HFPD:水平同步信号的前肩,单位为1VCLK 的时间。 HSPW:水平同步信号的脉宽,单位为1VCLK 的时间。 HOZVAL:水平显示尺寸-1,即屏列宽-1。 由上图可知: 扫描一帧所需的时间: =((VSPW+1)+(VBPD+1)+( LINEVAL+1)+(VFPD+1))个行时间。 扫描一行所所需的时间: = ((HSPW+1)+(HSPD+1)+(HFPD+1)+ (HOZVAL+1))个VCLK 时间。 而一个VCLK 时间由LCD 寄存器LCDCON1 内的CLKVAL 决定: =HCLK/[2*(CLKVAL+1)] 因此扫描一帧所需的时间: T=[(VSPW+1)+(VBPD+1)+( LINEVAL+1)+(VFPD+1)]* [(HSPW+1)+(HSPD+1 )+(HFPD+1)+ (HOZVAL+1)]* HCLK/[2*(CLKVAL+1)] 即帧频率为:1/T 注意:以上的时序图为一般TFT 的时序图。实际TFT 对应的时序图时序可能不一样(比如极性,符号等)。下文中详述。 图2 东华TFT 型LCD(WXCAT35)时序图 //2440A 寄存器参数 #define MVAL (13) #define MVAL_USED (0) //0=each frame 1=rate by MVAL #define INVVDEN (1) //0=normal 1=inverted #define BSWP (0) //Byte swap control #define HWSWP (1) //Half word swap control #define PNRMODE (3) // 设置为TFT 屏 #define BPPMODE (12) // 设置为 16bpp 模式 //东华屏参数 #define VBPD (3-1) //12 垂直同步信号的后肩 参数见 东华pdf #define VFPD (14-1) //4 垂直同步信号的前肩 #define VSPW (15-1) //5 垂直同步信号的脉宽 #define HBPD (38-1) //(22)水平同步信号的后肩 #define HFPD (20-1) //(33)水平同步信号的前肩 #define HSPW (30-1) //(44)水平同步信号的脉宽 #define CLKVAL_TFT (6) //屏大小 #define LCD_XSIZE_TFT (240)//屏实际列数 #define LCD_YSIZE_TFT (320)// 屏实际行数 #define SCR_XSIZE_TFT (240) //虚拟屏列数 #define SCR_YSIZE_TF
显示全部
相似文档