文档详情

DSP讲义9-C55x的硬件扩展.pdf

发布:2017-09-28约字共77页下载文档
文本预览下载声明
第9章 TMS320C55x的 硬件扩展 主要内容  硬件设计概述  DSP系统的基本电路设计  外部程序存储器扩展  外部数据存储器扩展  C55x与A/D和D/A转换器的接口 9.1 硬件设计概述 9.1.1 典型DSP应用系统 FLASH SDRAM ADC 抗混叠滤波器 模拟输入 … … 复位电路 ADC 抗混叠滤波器 模拟输入 TMS320C55x 晶振电路 DAC 平滑滤波器 模拟输出 … … 电源电路 CPLD/FPGA逻辑控制电路 DAC 平滑滤波器 模拟输出 图9-1 典型DSP 目标板结构框图 9.1.2 DSP系统硬件设计流程 确定硬件实施方案 器件的选择 原理图设计 PCB设计 硬件调试 图9-2 DSP系统硬件设计流程图 1)确定硬件整体方案  根据系统设计要求确定设计目标,统筹考虑硬件和软 件分工,在综合考虑系统的性能指标、算法需求、体 积、功耗、成本以及工期等因素的基础上,确定硬件 整体设计方案,并画出硬件系统整体框图 2 )确定硬件模块具体实现方案  DSP芯片的选择  综合考虑运算速度、片上资源、价格、外设配置等  存储器扩展电路的设计  考虑存储器映射地址、存储器容量和存取速度等 2  常用的存储器有EPROM 、E PROM 、FLASH 、SRAM、 SBSRAM和SDRAM等,可以根据工作频率、存储容量、 位长、接口方式和工作电压来选择  模拟数字混合电路的设计  根据设计要求,综合考虑转换速度、精度、通道数以及是 否要求片上自带采样器、多路选择器、基准电源等因素, 来选择ADC 、DAC 的型号  逻辑控制电路的设计  包括译码、状态控制、同步控制等  系统的逻辑控制通常采用可编程逻辑器件(CPLD或FPGA )来实现  通信接口的设计  主要根据系统对通信速率的要求来选择通信方式  对VC5509A和VC5510来讲,总线的数据传输速率可以从 10~400Kb/s,McBSP 的最高频率可达CPU时钟频率的1/2, 若要求过高可考虑通过总线进行通信  人机接口的设计  常用的人机接口主要有键盘和显示器  可以通过与其它单片机的通信来构成,也可以与
显示全部
相似文档