实验2 IP核集成替换CPU.pptx
文本预览下载声明
Computer Organization Design ;Course Outline;实验目的;实验环境;Course Outline;实验任务;课程大纲;各次实验的思维体系;; d = fun(a, b);
4a: 60 91 02 02 lds r22, 0x0202
4e: 70 91 03 02 lds r23, 0x0203
52: 80 91 00 02 lds r24, 0x0200
56: 90 91 01 02 lds r25, 0x0201
5a: 0e 94 38 00 call 0x70 ; 0x70 fun
5e: 20 91 08 02 lds r18, 0x0208
62: 33 27 eor r19, r19
64: 27 fd sbrc r18, 7
66: 30 95 com r19
68: 28 0f add r18, r24
6a: 39 1f adc r19, r25;CPU;;第四次实验:控制器部分(指令译码);计算机体系结构;CPU部件之1-数据通路:Data_path;CPU部件之2-控制器:SCPU_ctrl;数据通道子模块1. ALU运算器部分2. Registers部分;数据通路的功能部件之一:ALU;硬件描述参考代码;数字系统的功能部件之一:Register files;Course Outline;设计工程:OExp04-IP2CPU;设计要点;清理Exp03工程;拷贝二个IP???的Symbol文件到当前工程目录:
增加SCPU_ctrl.sym、Data_path.sym
拷贝二个IP软核.ngc文档到当前工程目录:
SCPU_ctrl.ngc、Data_path.ngc
接口文件SCPU_ctrl.v、Data_path.v
;用逻辑原理图输入CPU设计;Ex04工程代码结构;实验第二部分:
逻辑原理图输入设计ALU;逻辑原理图输入;拷贝下列模块符号到ALU工程目录:
(Exp01提供)
and32、or32、ADC32、xor32、nor32、srl32、SignalExt_32、mux8to1_32、or_bit_32;ALU测试激励参考代码;ALU_Simulation结果参考;RTL-Schematic;实验第三部分:
设计Registers组;非常精练的参考代码;regfile仿真结果;
显示全部