文档详情

基本RS触发器[宣讲].ppt

发布:2020-11-20约6.49千字共10页下载文档
文本预览下载声明
主要特点 波形图 (1)时钟电平控制。在CP=1期间接收输入信号,CP=0时状态保持不变,与基本RS触发器相比,对触发器状态的转变增加了时间控制。 (2)R、S之间有约束。不能允许出现R和S同时为1的情况,否则会使触发器处于不确定的状态。 不变 不变 不变 不变 不变 不变 置1 置0 置1 置0 不变 * 精品PPT | 借鉴参考 二、同步 JK 触发器 图5.3.2 同步JK触发器 (a) 逻辑电路; (b) 逻辑符号 1、 电路组成 SD * 精品PPT | 借鉴参考  按图5.3.2(a)的逻辑电路,同步JK触发器的功能分析如下: 当CP=0时,R=S=1,Qn+1=Qn触发器的状态保持不变。 当CP=1时,将R=KCPQn=KQn, S=JCPQn= JQn 代入Qn+1=S+RQn, 可得:特性方程 Qn+1=JQn+KQn  2. 功能分析 * 精品PPT | 借鉴参考 表5.3.2 状态表 CP J K Qn+1 功能 1 1 1 1 0 0 0 1 1 0 1 1 Qn 0 1 Qn 保持 置0 置1 翻转(计数) 从表5.3.2中可知: (1) 当J=0,K=1时,Qn+1=JQn+KQn , 置“0”。 (2) 当J=1, K=0时, Qn+1 =JQn+KQn ,置“1”。 * 精品PPT | 借鉴参考 (3) 当J=0,K=0时,Qn+1=Qn,保持不变。  (4) 当J=1,K=1时,Qn+1=Qn ,翻转或称计数。  所谓计数就是触发器状态翻转的次数与CP脉冲输入的个数相等,以翻转的次数记录CP的个数。波形图如图5.3.3所示。  * 精品PPT | 借鉴参考 3、波形图 图 5.3.3. 波形图 * 精品PPT | 借鉴参考 三、同步D触发器(D锁存器) CP=1期间有效 将S=D、R=D代入同步RS触发器的特性方程,得同步D触发器的特性方程: * 精品PPT | 借鉴参考 状态图 波形图 在数字电路中,凡在CP时钟脉冲控制下,根据输入信号D情况的不同,具有置0、置1功能的电路,都称为D触发器。 * 精品PPT | 借鉴参考 四、同步触发器 存在的问题  空翻现象。空翻现象就是在CP=1期间,触发器的输出状态翻转两次或两次以上的现象。 如图5.3.4所示,第一个CP=1期间Q状态变化的情况 图 5.3.4 空翻波形图 * 精品PPT | 借鉴参考 图5.4.1 负边沿JK触发器 (a) 逻辑电路; (b) 逻辑符号 一、TTL边沿JK触发器 §5.4 边沿触发器 电 路 组 成 1 * 精品PPT | 借鉴参考 (1) CP=0期间,与非门G3、G4输出结果Q4 =Q3=1,此时触发器的输出Qn+1将保持状态不变。 (2)CP=1期间,与或非门输出Qn+1保持状态不变 (3)CP↓到来,CP=0,由于tpd1 tpd2, 则与或非门中的A、D与门结果为0,与或非门变为基本RS触发器Qn+1= S+RQn =JQn+KQn  2. 功能分析 * 精品PPT | 借鉴参考 (4) CP↑到来,CP=1,则与或非门恢复正常,Qn+1= Qn,保持状态不变。 由上述分析得出此触发器是在CP脉冲下降沿按Qn+1=JQn+KQn,特征方程式进行状态转换,故称此触发器,为负边沿触发器。其状态表、状态图与同步JK触发器相同,只是逻辑符号和时序图不同。 * 精品PPT | 借鉴参考 3. 集成边沿JK触发器74LS112 74LS112为双下降沿JK触发器,其管脚排列图及符号图如图5.4.2所示。  图5.4.274LS112管脚排列图 (a) 管脚排列; (b) 逻辑符号 * 精品PPT | 借鉴参考 图 5.4.2 维持阻塞D触发器的波形图 二、维持阻塞D触发器 * 精品PPT | 借鉴参考 状态图 波形图 在数字电路中,凡在CP时钟脉冲控制下,根据输入信号D情况的不同,具有置0、置1功能的电路,都称为D触发器。 * 精品PPT | 借鉴参考 在数字电路中,凡在CP时钟脉冲控制下,根据输入信号T取值的不同,具有保持和翻转功能的电路,即当T=0时能保持状态不变,T=1时一定翻转的电路,都称为T触发器。 特性表 逻辑符号 三、T触发器和T‘触发器 1、JK触发器→T触发器 * 精品PPT
显示全部
相似文档