千兆以太网同步检测集成电路设计.pdf
文本预览下载声明
第 卷第 期
32 2 东南大学学报(自然科学版) Vol32No2
年 月 Mar.2002
2002 3 ( )
JOURNALOFSOUTHEASTUNIVERSITY NaturalScienceEdition
千兆以太网同步检测集成电路设计
赵文虎 王志功 吴 微 李本靖
(东南大学射频与光电集成电路研究所,南京210096)
摘要:采用两级分接电路结构,并将同步码字检测电路置于其间,设计了千兆以太网同步检测
集成电路 实现 速率的千兆以太网数据由 路到 路的串并转换以及同步码字的
. 1.25Gb?s 1 10
检测 分析了 网络效应对超高速集成电路中互连线的影响,基于 工艺
. RC TSMC0.35 mCMOS
μ
建立电路模型 使用 工具在不同温度( )、电源电压( )及输入信
. Smartspice 0~70℃ 3.15~3.45V
号等条件下进行仿真 结合版图参数提取后仿真的比较,证明了该设计在减小规模,简化结构
.
和加快仿真流程方面的有效性 电路版图采用全定制方式实现
. .
关键词:千兆以太网;码组检测;互连线
中图分类号: 文献标识码: 文章编号: ( )
TN722.7 A 1001-0505200202016105
GigabitEthernetsynchronizationdetectorintegratedcircuit
ZhaoWenhu WangZhigong WuWei LiBenjing
( , , , )
InstituteofRF&OEIcsSoutheastUniversityNanjing210096 China
:
Abstract ThispaperpresentsastructureofcommadetectorincascadeDEMUXtotheachievementof
: ,
1.25Gb?soperationsincluding110demultiplexercommadetectionandwordalignmentlogic.Consid
,
eringtheseriousRCnetworkeffectsofinterconnectionsinveryhighspeeddigitalICstheparasiticpa
rametersoftheinterconnectionswithTSMC0.35 m
显示全部