文档详情

外文翻译-基于单片机的水浴温度检测系统的软件设计.doc

发布:2018-10-11约1.3万字共14页下载文档
文本预览下载声明
本科毕业设计(论文) 全套资料扣扣:194535455 毕业设计(论文)中英文文献 题 目 S T C 8 9 C 5 2 芯 片 介 绍 专 业 名 称 班 级 学 号 学 生 姓 名 指 导 教 师 20 年 STC89C52芯片介绍 (译文)特点: *与MCS-51产品指令和引脚完全兼容 *8K字节可重擦写Flash闪速存储器 *寿命:1000次擦写周期 *全静态操作:0HZ-24MHZ *三级加密程序存储器 *256*8字节内部RAM *32个可编程I/O口线 *3个16位定时/计数器 *8个中断源 *可编程串行UART通道 *低功耗空闲和掉电模式 功能特性描述: STC89C52是一种低电压,高性能CMOS8位单片机,片内含8K BYTES的可反复擦写的只读程序存储器(EPROM),器件采用ATMEL公司的高密度、非易失性存储技术生产,与标准的80C51和80C52产品的指令系统和引脚兼容,芯片擦写允许程序存储器在系统内部或一个普通的非易失存储器的程序员所改写。片内置通用8位中央处理器(CPU)和FLASH存储单元,功能强大的STC89C52单片机适用于许多较为复杂控制应用场合。 STC89C52提供以下标准功能:8K字节FLASH闪速存储器,256字节内部RAM,32个I/O口线,3个16位定时/计数器,一个6向两级中断结构,一个全双工串行通信口,片内振荡器及时时钟电路:同时,STC89C52可降至0HZ的静态逻辑操作,并支持两种软件可选的节电工作模式。空闲方式停止CPU的工作,但允许RAM,定时/计数器,串行通信口及中断系统继续工作。掉电方式保存RAM中的内容,但振荡器停止工作并禁止其它所有部件工作直到下一个硬件复位。 引脚功能说明 *VCC:电源电压 *GND:地 *P0口:P0口是一组8位漏极开路型双向I/O口,也即地址/数据总线复用口。作为输出口用时,每位能吸收电流的方式驱动8个TTL逻辑门电路,对端口P0写“1” 在访问外部数据存储器或程序存储器时,这组口线分时转换地址(低8位)和数据总线复用,在访问期间激活内部上拉电阻。 在FLASH编程时,P0口接收指令字节,而在程序校检时,输出指令字节,校检时,要求外接上拉电阻。 *P1口:P1是一个带内部上拉电阻的8位双向I/O口,P1的输出缓冲级可驱动(吸收或输出电流)4个TTL逻辑门电路。对端口写“1” 与STC89C51不同之处是,P1.0和P1.1还可分别作为定时/计数器2的外部计数输入(P1.0/T2)和输入(P1.1/T2EX),参见表1。 FLASH编程和程序校检期间,P1接收8位地址. 表0 P1.0和P1.1的第二功能 *P2口:P2是一个带有内部上拉电阻的8位双向I/O口,P2口,P2的输出缓冲级可驱动(吸收或输出电流)4个TTL逻辑门电路.对端口P2写“1” 在访问外部程序存储器或16位地址的外部数据存储器(例如执行MOVX @DPTR指令)时,P2口输出P2锁存器的内容。 FLASH编程或校检时,P2亦接收高位地址和一些控制信号。 *P3口: P3口是一组带有内部上拉电阻的8位双向I/O口,P3口输出缓冲级可驱动(吸收或输出电流)4个TTL逻辑门电路。对P3口写入“1” P3口除了作为一般的I/O口线外,更重要的用途是它的第二功能,如下图所示: P3口还接收一些用于FLASH闪速存储器编程和程序校验的控制信号。 *RST: 复位输入.当振荡器工作时,RST引脚出现两个机器周期以上高电平将使单片机复位。 *ALE/[PSEN]: 注:[]表示反信号 当外部程序存储器或数据存储器时,ALE(地址锁存允许)输出脉冲用于锁存。 地址的底8位字节.一般情况下,ALE仍以时钟振荡频率的1/6输出固定的脉冲信号,因此它可对外输出时钟或用于定时目的,要注意的是:每当访问外部数据存储器时将跳过一个ALE脉冲。 对FLASH存储器编程期间,该引脚还用于输入编程脉冲([PROG])。 如有必要,可通过对特殊功能寄存器(SFR)区中的8EH单元的D0位置位,可禁止ALE操作。该位置位后,只有一条MOVX和MOVC指令才能将ALE激活。此外,该引脚会被微弱抬高,单片机执行外部程序时,应设置ALE禁止位无效。 *[PSEN]:程序存储允许[PSEN]输出是外部程序存储器(地址为0000H-FFFFH),[EA]端必须保持低电平(接地)。须注意的是:如果加密位LBI被编程,复位时内部会锁存EA端状态。 如EA端为高电平(接VCC端),CPU则执行内部程序存储器中的指令。 FLASH存储器编程时,该引脚加上+12V编程允许电源VPP,当然这必须是该器件是使用12V的编程电压VPP。 *XT
显示全部
相似文档