文档详情

单片机原理课件--第二章_MCS-51的基本结构.ppt

发布:2025-02-06约4.06千字共66页下载文档
文本预览下载声明

第2章MCS-51的根本结构;

本章内容提要

;2.1MCS-51单片机的内部根本结构;;2.1MCS-51单片机的内部根本结构;图2-2MCS-51单片机内部详细结构;;2.2MCS-51单片机的引脚及片外总线结构;2.2MCS-51单片机的引脚及片外总线结构;2.2MCS-51单片机的引脚及片外总线结构;2.2MCS-51单片机的引脚及片外总线结构;2.2MCS-51单片机的引脚及片外总线结构;2.2MCS-51单片机的引脚及片外总线结构;2.2MCS-51单片机的引脚及片外总线结构;2.2MCS-51单片机的引脚及片外总线结构;2.3MCS-51的存储器结构;2.3MCS-51的存储器结构;2.3MCS-51的存储器结构;2.3MCS-51的存储器结构;2.3MCS-51的存储器结构;2.3MCS-51的存储器结构;2.3MCS-51的存储器结构;2.3MCS-51的存储器结构;2.3MCS-51的存储器结构;2.3MCS-51的存储器结构;2.3MCS-51的存储器结构;2.3MCS-51的存储器结构;2.3MCS-51的存储器结构;2.3MCS-51的存储器结构;;2.3MCS-51的存储器结构;2.3MCS-51的存储器结构;2.3MCS-51的存储器结构;AT89S51单片机在8051的根底上又增加了5个字节,共26个存放器。新增加的四个存放器〔5个字节〕如下所示。;2.3MCS-51的存储器结构;2.3.4外部数据存储器;2.4MCS-51并行IO端口;2.4MCS-51并行IO端口;2.4MCS-51并行IO端口;2.4.2P1端口;2.4MCS-51并行IO端口;2.4.3P2端口;2.4MCS-51并行IO端口;2.4MCS-51并行IO端口;2.5单片机的复位电路和复位状态;2.5单片机的复位电路和复位状态;2.5单片机的复位电路和复位状态;2.5单片机的复位电路和复位状态;2.6MCS-51系列单片机的时钟电路和时序;2.6MCS-51系列单片机的时钟电路和时序;2.6MCS-51系列单片机的时钟电路和时序;2.6MCS-51系列单片机的时钟电路和时序;2.6MCS-51系列单片机的时钟电路和时序;2.6MCS-51系列单片机的时钟电路和时序;2.7单片机最小系统;习题与思考题;习题答案;6.一个串行通信端口

一个全双工的串行口,具有四种工作方式。可以用来进行串行异步通信,与PC机或者多个单片机主从通信或者构成多机系统实现更强大的功能。

7.中断控制系统

MCS-51单片机具有5个固定的可屏蔽中断源,3个在片内,2个在片外,它们在程序存储器中有各自固定的中断入口地址,由此进入中断效劳程序。5个中断源有两个中断优先级,可形成中断嵌套。

8.内部时钟电路

单片机的时钟信号用来提供单片机片内各种微操作的时间基准。

2.2MCS-51的EA端有何用途?

答案:EA访问外部程序存储器控制信号。对8051和8751,它们片内有4KB的程序存储器,当EA为高电平时,分两种情况。假设访问的地址空间在0~4K范围内,CPU访问片内程序存储器。访问的地址超出4K时,CPU将自动执行外部程序存储器,即访问外部ROM。当EA接低电平时,CPU只访问外部EPROM/ROM,而不管是否有片内程序存储器。对8031,EA必须接地。;2.3MCS-51单片机外部总线结构是怎样的?

答案:1.地址总线〔AB〕:

地址总线宽度为16位,由P0口经地址锁存器提供低8位地址〔A0-A7〕;P2口直接提供高8位地址〔A8~A15〕。地址信号是由CPU发出的,故地址总线是单方向的。

2.数据总线〔DB〕:

数据总线宽度为8位,用于传送数据和指令,由P0口提供。

3.控制总线〔CB〕:

控制总线随时掌握各种部件的状态,并根据需要向有关部件发出命令。

其中地址总线和数据总线,以及控制总线和IO都有局部功能上的重叠,也就是有些口线既是地址总线也是数据总线,而有些控制总线也是IO。

2.4MCS-51单片机存储器的组织结构是怎样的?

答案:MCS-51单片机的存储器采用的是哈佛〔Harvard〕结构,即程序存储器和数据存储器分开编址,在空间上是各自独立的,两种存储器有自己的寻址方式和寻址空间。

MCS-51的存储器空间可以划分为以下4种,分别是:

程序存储器;内部数据存储器;内部特殊功能存放器;外部数据存储器;;;2.68051如何确定和改变当前工作存放器组?

答案:状态存放器PSW中RS1,RS0两位进行存放器组选择,

显示全部
相似文档