大规模阵列信号处理机的FPGA设计.pdf
文本预览下载声明
2006 年年4 月月
计计 算算 机机 工工 程程 年年 月月
第第32 卷卷 第第8 期期 计计 算算 机机 工工 程程
第第 卷卷 第第 期期
Vol.32 8 Computer Engineering April 2006
文章编号文章编号 1000 3428(2006)08 0252 03 文献标识码文献标识码 A
文章编号文章编号 文献标识码文献标识码 中图分类号中图分类号 TP316.3
工程应用技术与实现工程应用技术与实现 中图分类号中图分类号
工程应用技术与实现工程应用技术与实现
FPGA
1 1 1 2
江江 鹏鹏 何国建何国建 蔡惠智蔡惠智 季晓燕季晓燕
江江 鹏鹏 何国建何国建 蔡惠智蔡惠智 季晓燕季晓燕
中国科学院声学研究所 北京 100080 中船重工 研究所 武汉 430074)
(1. 2. 717
摘摘 要要 在雷达和声纳系统中 需要进行非常复杂的数据处理 目前解决这些问题的有效办法是将多个DSP 组成阵列处理系统 以增加整
摘摘 要要
体数据处理能力 针对系统的要求 采用基于 的高速阵列信号处理板卡 该板选用 公司的高性能浮点 处理器
CPCI AD DSP TigerSharc101
使整板具有14.4GFLOPS 的峰值浮点运算能力 它提供Link Port 来实现片间和板间通信 该文介绍了该板的原理框图 FPGA 的实现结构
着重于Host 接口逻辑设计 实践证明 该板具有了超强的运算能力 良好的扩展性
关键词关键词 CPCI 总线 阵列信号处理 TigerSharc101
关键词关键词
The FPGA Design of Large Scale Array Signal Process
显示全部